搜索结果

找到约 324,056 项符合 锁相环PLL中的PFD功能实现 的查询结果

软件设计/软件工程 基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高

基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7. ...
https://www.eeworm.com/dl/684/222833.html
下载: 113
查看: 1172

通讯/手机编程 easy pll,很好的PLL(锁相环设计工具)!

easy pll,很好的PLL(锁相环设计工具)!
https://www.eeworm.com/dl/527/241013.html
下载: 53
查看: 1225

VHDL/FPGA/Verilog 使用virlog语言编写的一个 锁相环的程序。可直接在cpld中应用。

使用virlog语言编写的一个 锁相环的程序。可直接在cpld中应用。
https://www.eeworm.com/dl/663/252512.html
下载: 103
查看: 1204

软件设计/软件工程 国外一篇很好的数字锁相环(PLL)设计文档(解压后PLL.pdf)

国外一篇很好的数字锁相环(PLL)设计文档(解压后PLL.pdf),不可不看呦!
https://www.eeworm.com/dl/684/331084.html
下载: 174
查看: 1134

其他 该程序实现的功能是数字锁相环的设计。源代码可以直接进行仿真试验◎

该程序实现的功能是数字锁相环的设计。源代码可以直接进行仿真试验◎
https://www.eeworm.com/dl/534/331891.html
下载: 179
查看: 1034

其他 使用改进的COSTAS环实现锁相环(PLL)

使用改进的COSTAS环实现锁相环(PLL),应用于高动态的数字化接收系统
https://www.eeworm.com/dl/534/363999.html
下载: 80
查看: 1042

嵌入式/单片机编程 X28xx功能单元使用.doc 例1、初始化锁相环及外设时钟函数 例2、.cmd格式文件举例 例3、定时器中断应用举例 例4、利用事件管理器输出多种频率的正弦信号输出例程 例5、SP

X28xx功能单元使用.doc 例1、初始化锁相环及外设时钟函数 例2、.cmd格式文件举例 例3、定时器中断应用举例 例4、利用事件管理器输出多种频率的正弦信号输出例程 例5、SPI和DAC TLV 5617接口例程 例6、CAN总线消息发送例程 例7、使用FIFO缓冲发送数据 例8、使用FIFO缓冲接收数据 例9、ADC应用举例 ...
https://www.eeworm.com/dl/647/366450.html
下载: 42
查看: 1120

DSP编程 可以实现自动锁相环功能的C源程序代码模块

可以实现自动锁相环功能的C源程序代码模块,
https://www.eeworm.com/dl/516/383823.html
下载: 123
查看: 1034

中间件编程 pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频

pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频
https://www.eeworm.com/dl/682/387095.html
下载: 20
查看: 1129

VHDL/FPGA/Verilog 小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对A&ouml D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器

小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对A&ouml D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技 ...
https://www.eeworm.com/dl/663/387640.html
下载: 82
查看: 1226