搜索结果

找到约 801 项符合 锁相环 的查询结果

技术资料 基于FPGA的感应加热电源控制系统研究.rar

当今社会是数字化的社会,数字控制系统的应用领域也越来越广泛。近年来,随着FPGA技术的出现,凭借着它在设计上的优越性,不仅在通信领域得到了广泛的应用,而且已经逐渐渗透到控制领域。与单片机和DSP相比,FPGA用硬件连线实现其软件算法,具有更高的处理速度。本文针对FPGA具有设计灵活、集成度高、速度快、设计周期短等 ...
https://www.eeworm.com/dl/894800.html
下载: 4
查看: 7141

技术资料 基于FPGA的感应加热电源控制系统研究.rar

当今社会是数字化的社会,数字控制系统的应用领域也越来越广泛。近年来,随着FPGA技术的出现,凭借着它在设计上的优越性,不仅在通信领域得到了广泛的应用,而且已经逐渐渗透到控制领域。与单片机和DSP相比,FPGA用硬件连线实现其软件算法,具有更高的处理速度。本文针对FPGA具有设计灵活、集成度高、速度快、设计周期短等 ...
https://www.eeworm.com/dl/896009.html
下载: 7
查看: 5822

技术资料 基于FPGA的感应加热电源控制系统研究.rar

当今社会是数字化的社会,数字控制系统的应用领域也越来越广泛。近年来,随着FPGA技术的出现,凭借着它在设计上的优越性,不仅在通信领域得到了广泛的应用,而且已经逐渐渗透到控制领域。与单片机和DSP相比,FPGA用硬件连线实现其软件算法,具有更高的处理速度。本文针对FPGA具有设计灵活、集成度高、速度快、设计周期短等 ...
https://www.eeworm.com/dl/896995.html
下载: 3
查看: 1802

uCOS ucos 在 arm9 芯片上的移植

ucos 在 arm9 芯片上的移植,内容包括: 1)初始启动的系统控制; 2)中断的拷贝; 3)锁相环的设置; 4) 堆栈的初始化; 5)ucos的移植 5i)任务切换的汇编代码; 5ii)时钟节拍的汇编代码;
https://www.eeworm.com/dl/649/406228.html
下载: 31
查看: 1072

通讯编程文档 主要探讨基于FSK制式的主叫号码来电显示的几种解码方式

主要探讨基于FSK制式的主叫号码来电显示的几种解码方式,详细介绍专用电路解调、锁相环解调和数字信号处理器(DSP)软件解调的识别方式,给出相应理论依据和实验数据,最后分析各种解码方式的优缺点。
https://www.eeworm.com/dl/646/450482.html
下载: 183
查看: 1083

技术资料 MAX 10 FPGA 信号完整性设计指南

为避免信号完整性的问题,Intel 建议您遵循MAX® 10 器件的设计考量,I/O 布局指南和电路板设 计指南,包括: • I/O 布局规则 • 电压参考I/O 标准 • 高速LVDS,锁相环(PLL)和时钟 • 外部存储器接口 • 模拟到数字转换器
https://www.eeworm.com/dl/851905.html
下载: 1
查看: 2203

单片机编程 时钟和低功耗模式

时钟和低功耗模式片内集成有PLL(锁相环)电路。外接的基准晶体+PLL(锁相环)电路共同组成系统时钟电路。有关引脚:XTAL1/CLKIN:外接的基准晶体到片内振荡器输入引脚;如使用外部振荡器,外部振荡器的输出必须接该脚。XTAL2:片内PLL振荡器输出引脚;CLKOUT/IOPE0:该脚可作为时钟输出或通用IO脚;可用来输出CPU时钟或看门狗 ...
https://www.eeworm.com/dl/502/31195.html
下载: 39
查看: 1079

学术论文 数字复接器的FPGA设计与实现

该文首先分析了线路码的一般问题;其次分析了正码速调整的基本原理及所涉及的一般问题,并说明了用FPGA进行电路设计的一般方法;最后分析了该系统所产生的抖动,如抖动的产生,分类以及如何减小抖动等,并对该课题所产生的两类抖动即正码速调整引入的侯时抖动和平滑锁相环引入的抖动进行了分析,并用Matlab仿真工具对锁相环的抖动 ...
https://www.eeworm.com/dl/514/12045.html
下载: 46
查看: 1095

技术资料 16QAM基带Modem的FPGA芯片设计

本文对16QAM基带Modem的FPGA芯片设计进行了研究与论述.首先介绍了16QAM调制的原理和16QAM基带Modem的FPGA芯片总体设计,以及一些FPGA设计的基本原则.接着介绍了高性能滤波器的FPGA设计方法,并采用多相结构滤波器和分布式算法(DA)设计了发送端平方根升余弦滚降滤波器.然后介绍了自适应盲均衡器的设计,该均衡器是一个复数结构 ...
https://www.eeworm.com/dl/885985.html
下载: 5
查看: 3651

技术资料 数字复接器的FPGA设计与实现

该文首先分析了线路码的一般问题;其次分析了正码速调整的基本原理及所涉及的一般问题,并说明了用FPGA进行电路设计的一般方法;最后分析了该系统所产生的抖动,如抖动的产生,分类以及如何减小抖动等,并对该课题所产生的两类抖动即正码速调整引入的侯时抖动和平滑锁相环引入的抖动进行了分析,并用Matlab仿真工具对锁相环的抖动 ...
https://www.eeworm.com/dl/913573.html
下载: 10
查看: 9462