搜索结果
找到约 801 项符合
锁相环 的查询结果
按分类筛选
- 全部分类
- 技术资料 (383)
- 学术论文 (55)
- VHDL/FPGA/Verilog (47)
- 电子书籍 (35)
- 单片机开发 (23)
- 其他 (18)
- 通讯/手机编程 (17)
- 其他书籍 (17)
- 模拟电子 (16)
- 系统设计方案 (16)
- matlab例程 (15)
- 技术书籍 (13)
- 教程资料 (10)
- 软件设计/软件工程 (9)
- 单片机编程 (8)
- 电源技术 (8)
- 数字处理及显示 (7)
- 锁相环 (7)
- 嵌入式/单片机编程 (7)
- VIP专区 (7)
- 通信网络 (5)
- 文章/文档 (5)
- 微处理器开发 (5)
- 源码 (4)
- DSP编程 (4)
- 电子书籍 (4)
- 汇编语言 (4)
- 通讯编程文档 (4)
- 工控技术 (3)
- 可编程逻辑 (3)
- 文件格式 (3)
- 中间件编程 (3)
- 其他嵌入式/单片机内容 (3)
- 软件 (2)
- C/C++语言编程 (2)
- 行业应用文档 (2)
- 无线通信 (2)
- 技术教程 (2)
- 邮电通讯系统 (2)
- GPS编程 (2)
- 书籍 (1)
- 论文 (1)
- 经验 (1)
- 习题答案 (1)
- 电子大赛 (1)
- 电路图 (1)
- 仿真技术 (1)
- 操作系统开发 (1)
- 书籍源码 (1)
- 资料/手册 (1)
- 测试测量 (1)
- XILINX FPGA开发软件 (1)
- 电子技术 (1)
- 压缩解压 (1)
- *行业应用 (1)
- 数学计算 (1)
- uCOS (1)
- VC书籍 (1)
- RFID编程 (1)
技术资料 单片机控制的频率合成器在实验室
调制器中一个非常重要的参数是载波的可变性,LMX2332是美国国家半导体公司生产的集成数字锁相环(PLL)电路.利用单片机AT89C2051控制数字锁相环LMX2332及压控振荡器JTOS-150实现低噪声频率源的方法,改变AT89C2051的程序得到不同频率的载波信号,可非常方便的改变信号的传输频段,增强通信设备的灵活性. ...
技术资料 LPC2103芯片的时钟系统
LPC2103芯片的时钟系统
清晶振频率(FOSC)、处理器时钟(Fcclk)、系统外设时钟(Fpclk)、CCO时钟。通过对锁相环PLL和VPB分频器的配置,实现我们想要的时钟系统。
技术资料 基于FPGA快速位同步的实现.pdf
同步是数字通信系统中非常重要的技术。一般数字通信系统要实现多种同步功能才能实现正确的数据通信任务,而位同步是其中的一种。对于位同步,通常采用插入导频法和直接法两种方案来实现。插入导频实现位同步需要占用宝贵的频带资源.一般不常用。直接法是从数字信号流中提取位同步信息,分为滤波法和锁相法,一般采用数字锁 ...
技术资料 基于PIC16F877的软件锁相技术
难得一见的PIC16F877软件锁相环完整实现方案,涵盖UPS应用中的核心算法与调试技巧,技术细节详实,适合嵌入式开发人员深入研究。
电源技术 并联谐振感应加热逆变器控制方法的设计
对并联谐振逆变器的工作原理(即换流过程) 进行了分析,详细地分析并联逆变器各种情况下的工作状态;通过分析得出逆变器的最佳工作状态,即容性工作状态。对锁相环的结构做了简要分析,并给出其相位模型;在此基础上以CD4046为例介绍锁相环(PLL) 电路参数的计算方法。设计了一种他激重复扫频转自激的逆变器启动电路,大大提高了逆 ...
技术资料 基于高性能FPGA应用的DLL研究与设计实现.rar
随着超大规模、高速集成电路的飞速发展,数字系统的集成度越来越高,运算速度越来越快。在高密度FPGA中,芯片上时钟的分布质量变得越来越重要。时钟延时和时钟偏斜已成为影响系统性能的重要因素。延迟锁相环作为FPGA时钟网络中的重要组成部分,可以降低时钟偏斜,为系统提供时钟同步锁相等一系列功能,满足FPGA的各种时序需 ...
技术资料 基于VXI总线用DDS+PLL技术实现精密时钟源
DDS(直接数字频率合成)技术是一门在频率合成领域的新兴技术,具有响应时间短,精度高等优点。而PLL(Phase Locked Loop)锁相环技术虽然工作速度慢,但稳定可靠。VXI 总线具有
技术资料 科氏流量计DSP算法及其仿真研究
·摘要:  提出用于科氏流量计的信号处理的新的DSP算法和仿真方法.包括线性调频Z变换算法,该算法用于信号测频初始化.通过只在窄带内密集抽样的方法,和传统方法比较,线性调频Z变换算法可以减少由于不足点采样而造成的频谱泄漏,改善计算精度并减少运算时间.还包括用于频率跟踪的锁相环仿真,锁相环可以极好地平滑噪声,跟 ...