搜索结果
找到约 3,180 项符合
锁存继电器 的查询结果
单片机开发 1. 一秒定时的实现。 设定定时器每100us中断一次
1. 一秒定时的实现。
设定定时器每100us中断一次,在中断服务程序中,对中断次数进行计数,计数10000次就是1秒。
2.分、秒的显示
用四个数码管配合373芯片的锁存功能就可以完整地显示分、秒信息。373芯片的片选则需要138芯片的译码和04芯片的取反。
3. 调时的实现
利用单片机的外部中断和三个按键,我们可以方便的实现调时 ...
VHDL/FPGA/Verilog 50个VHDL常用的模块
50个VHDL常用的模块,包括计数器,译码器,编码器,锁存器等等,可供参考
单片机开发 单片机驱动74LS164/74HC164的一个示例 74HC164是串入并出的数据移位模块,在其时钟端(CK)每送入一个时钟 脉冲,则其当前的数据线(DT)状态即被移位至输出端输出,164的数
单片机驱动74LS164/74HC164的一个示例
74HC164是串入并出的数据移位模块,在其时钟端(CK)每送入一个时钟
脉冲,则其当前的数据线(DT)状态即被移位至输出端输出,164的数据
在时钟上升沿被锁存,输出由A向H依次移位
单片机开发 点阵显示汉字程串口输出字符数据
点阵显示汉字程串口输出字符数据,P2口输出行扫描信号,P0_0输出595锁存信号
单片机开发 由8051组成的单片机系统通常情况下
由8051组成的单片机系统通常情况下,P0口分时复用作为地址、数据总线,P2口提供A15-A8即高8位地址,P3口用作第二功能,只有P1口通常用作I/0口。P1口是8位准双向口,它的每一位都可独立地定义为输入或输出,因此既可作为8位的并行I/O口,也可作为8位的输入输出端。当工作在输入方式时,对应位的锁存器必须先置1,才能正确地读 ...
VHDL/FPGA/Verilog 8位十六进制频率计设计 根据频率的定义和频率测量的基本原理
8位十六进制频率计设计 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1s的输入信号脉冲计数允许信号;1s计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期做好准备。测频控制信号可由一个独立的发生器(FTCTRL)来产生。 ...
VHDL/FPGA/Verilog ADC0809采样控制电路的实现ADC0809是CMOS的8位A/D转换器
ADC0809采样控制电路的实现ADC0809是CMOS的8位A/D转换器,片内有8路模拟开关,可控制8个模拟量中的一个进入转换器中,转换时间约100us。主要控制信号有,START是转换启动信号,高电平有效。ALE是3位通道选择地址(ADDC、ADDB、ADDA)信号的所存信号。当模拟量送至某一输入端(如IN1或IN2),由3位地址信号选择,而地址信号 ...
单片机开发 MSC-51系列单片机内有128B或256B的RAM数据存储器
MSC-51系列单片机内有128B或256B的RAM数据存储器,对一般应用场合,内部 RAM可以满
足系统对数据存储器的要求,但对需要大容量数据缓冲器的应用系统(如数据采集系统),仅片内的RAM存储器往往不够用,这种情况下,就需要在单片机外部扩展数据存储器。
MSC-51与外部数据存储器的一般连接方法:外部数据存储器的高8位地址由 ...
单片机开发 单片机汉字和ASCII字符程序
单片机汉字和ASCII字符程序,程序中的汉字和英文全部存在字库中。单片机用的是常用的8051,仿真软件用的是proteus。由于proteus中的flash最大是64k,没有29c040等,而汉字和ASCII加起来有二百多k,所以用了5片27c512,如此一来程序就复杂了。用hc38译码器做片选等功能,hc00做逻辑电路,锁存器是hc373,液晶屏是12864的,ks010 ...
单片机开发 MCS—51单片机系统扩展 简单的并行接口由数据寄存器和少量的控制电路组成
MCS—51单片机系统扩展
简单的并行接口由数据寄存器和少量的控制电路组成,暂存传送的数据。以锁存器、缓冲器为主要芯片,稍加控制都可以作为简单的并行接口.