搜索结果
找到约 18,438 项符合
通信基带 的查询结果
按分类筛选
- 全部分类
- 学术论文 (39)
- 技术资料 (10)
- 通信网络 (6)
- 单片机编程 (5)
- 通讯/手机编程 (5)
- 通讯编程文档 (4)
- VHDL/FPGA/Verilog (4)
- 其他书籍 (4)
- 教程资料 (3)
- 可编程逻辑 (3)
- 3G开发 (3)
- 其他 (3)
- matlab例程 (3)
- 论文 (3)
- 模拟电子 (2)
- 无线通信 (2)
- 源码 (2)
- 书籍 (2)
- 单片机相关 (1)
- 技术书籍 (1)
- 测试测量 (1)
- 电子书籍 (1)
- 软件设计/软件工程 (1)
- 其他嵌入式/单片机内容 (1)
- 技术管理 (1)
- 文章/文档 (1)
- 单片机开发 (1)
- 编译器/解释器 (1)
- 教程 (1)
- VIP专区 (1)
matlab例程 本程序用于完成BPSK、QPSK、pi/4QPSK、OQPSK、8PSK、16QAM、32QAM、64QAM和128QAM的调制仿真。并可任意扩展到MPSK和MQAM。程序分成四个部分
本程序用于完成BPSK、QPSK、pi/4QPSK、OQPSK、8PSK、16QAM、32QAM、64QAM和128QAM的调制仿真。并可任意扩展到MPSK和MQAM。程序分成四个部分,fir.m对基带码元序列进行脉冲成型,可选矩形脉冲,升余弦脉冲和平方根升余弦脉冲; modal.m 为主程序,完成岁各种信号的基带星座图映射、脉冲成型和调制;pi4QPSK.m 为pi/4QPSK信号 ...
DSP编程 中频验波是对信号进行中频直接采样和数字正交处理后,产生的I 支路和Q 支路信号序列在时间上会错开一个采样间隔,需要进行定序处理,恢复成同步输出的I、Q 两路信号序列。现代雷达普遍采用相参信号处理,而如
中频验波是对信号进行中频直接采样和数字正交处理后,产生的I 支路和Q 支路信号序列在时间上会错开一个采样间隔,需要进行定序处理,恢复成同步输出的I、Q 两路信号序列。现代雷达普遍采用相参信号处理,而如何获得高精度基带数字正交( I , Q) 信号是整个系统信号处理成败的关键,以前通常的做法是采用模拟相位检波器得到I、Q信 ...
单片机开发 本系统以51单片机为控制核心
本系统以51单片机为控制核心,由正弦信号发生模块、功率放大模块、调幅(AM)、调频(FM)模块、数字键控(ASK,PSK)模块以及测试信号发生模块组成。采用数控的方法控制DDS芯片AD9850产生0Hz-30MHz正弦信号,经滤波、放大和功放模块放大至6v并具有一定的驱动能力。测试信号发生模块产生的1kHz正弦信号经过调幅(AM)模块 ...
VHDL/FPGA/Verilog 硬件描述语言
硬件描述语言,产生常用基带码,以及实现结果
软件工程 GMSK是高斯滤波的最小频移键控的简称
GMSK是高斯滤波的最小频移键控的简称,基本的工作原理是将基带信号先经过高斯滤波器成形,再进行最小频移键控(MSK)调制。由于成形后的高斯脉冲包络无陡峭边沿,亦无拐点,因此频谱特性优于MSK信号的频谱特性。
VHDL/FPGA/Verilog --文件名:PL_MASK --功能:基于VHDL硬件描述语言
--文件名:PL_MASK
--功能:基于VHDL硬件描述语言,对基带信号进行MASK调制
--说明:这里MASK中的M为4
VHDL/FPGA/Verilog --文件名:PL_MPSK --功能:基于VHDL硬件描述语言
--文件名:PL_MPSK
--功能:基于VHDL硬件描述语言,对基带信号进行MPSK调制(这里M=4)
VHDL/FPGA/Verilog CPSK调制VHDL程序 --文件名:PL_CPSK --功能:基于VHDL硬件描述语言
CPSK调制VHDL程序
--文件名:PL_CPSK
--功能:基于VHDL硬件描述语言,对基带信号进行调制
VHDL/FPGA/Verilog 1. FSK调制VHDL程序 --文件名:PL_FSK --功能:基于VHDL硬件描述语言
1. FSK调制VHDL程序
--文件名:PL_FSK
--功能:基于VHDL硬件描述语言,对基带信号进行FSK调制