搜索结果
找到约 14,638 项符合
运算电路 的查询结果
按分类筛选
- 全部分类
- 学术论文 (119)
- 技术资料 (72)
- 模拟电子 (44)
- 单片机编程 (39)
- 技术书籍 (21)
- VIP专区 (18)
- VHDL/FPGA/Verilog (10)
- 单片机开发 (8)
- 电源技术 (8)
- 其他书籍 (7)
- 电子书籍 (7)
- 其他 (6)
- 嵌入式/单片机编程 (6)
- 教程资料 (5)
- 技术教程 (4)
- 经验分享 (4)
- DSP编程 (4)
- 可编程逻辑 (4)
- 系统设计方案 (4)
- 实用电子技术 (3)
- 测试测量 (3)
- 微处理器开发 (3)
- 电路图 (3)
- 电子基础 (2)
- 行业应用文档 (2)
- 其他文档 (2)
- 教材/考试/认证 (2)
- 开发工具 (2)
- 传感与控制 (2)
- 文件格式 (2)
- 串口编程 (2)
- 数学计算 (2)
- 器件手册 (1)
- PCB相关 (1)
- 工业控制 (1)
- 资料/手册 (1)
- 无线通信 (1)
- 工控技术 (1)
- 仿真技术 (1)
- 电子书籍 (1)
- matlab例程 (1)
- *行业应用 (1)
- 文章/文档 (1)
- 编译器/解释器 (1)
- 软件设计/软件工程 (1)
- 压缩解压 (1)
- 数值算法/人工智能 (1)
- 集成开发环境源码 (1)
- PCB图/BOM单/原理图 (1)
- 电子技术 (1)
- 其他 (1)
- 书籍 (1)
- 经验 (1)
- 应用设计 (1)
- 教程 (1)
技术书籍 集成运放应用电路设计360例_王昊
第1章  集成运放应用电路设计须知
1.1  集成运放简介
1.1.1  集成运放的内部框图、分类和图形符号
1.1.2  集成运放的引脚功能、封装及命名方法
1.1.3  集成运放的参数
1.2  理想运算放大器
1.2.1  运放的理想参数及理想运放的电路模型
1.2.2  简化设计的基本准则
1.3  选择电 ...
技术书籍 CMOS模拟电路设计_中文版
本书是模拟集成电路设计课的一本经典教材。全书共分5个部分。主要介绍了模拟集成电路设计的背景知识、基本MOS半导体制造工艺、CMOS技术、CMOS器件建模,MOS开关、MOS二极管、有源电阻、电流阱和电流源等模拟CMOS分支电路,以及反相器、差分放大器、共源共栅放大器、电流放大器、输出放大器等CMOS放大器的原理、特性、分析方 ...
技术书籍 mos运算放大器原理设计与应用_李联
mos运算放大器原理设计应用是运算放大器是电路设计的最基本,复旦大学微电子教授李联的大作,详细论述了CMOS即成运算放大器的工作原理和设计方法.
测试测量 实现白细胞五分类的光电检测电路设计
为了实现白细胞的五分类,提高识别异常细胞的能力,可通过激光照射通过库尔特微孔的白细胞粒子,并由光电探测器接收细胞粒子对激光的前向和后向散射信号,达到对细胞内部结构的测定[1]。文中设计的光电检测电路可将细胞粒子散射的光信号转换成电信号,并对电信号进行放大, 与后面的检测和运算系统对接。实验结果表明,该电 ...
单片机开发 C51单片机实现液晶秒表以及简单计算器 电路是一个51最小系统,没有采用总线方式,而简单的连线方式,上有4*4矩阵键盘,一数码管,89S51单片机,串口下载线,数码管显示锁存芯片蜂鸣器160
C51单片机实现液晶秒表以及简单计算器
电路是一个51最小系统,没有采用总线方式,而简单的连线方式,上有4*4矩阵键盘,一数码管,89S51单片机,串口下载线,数码管显示锁存芯片\蜂鸣器\1602液晶.
代码已经调试成功过,可以实现时间的调整.4*4矩阵键盘,第一排前三列是实现小时\分钟\秒的加.第二排前三列是实现小时\分钟\秒的减.当 ...
单片机开发 应用AVR mega128单片机强大的ADC+PWM功能和运算速度
应用AVR mega128单片机强大的ADC+PWM功能和运算速度,加上简单的运放电路,可以完整的玩一玩声音采样和播放的原理。
编译器/解释器 7段数码是纯组合电路
7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现。本项实验很容易实现这一目的。例6-1作为7段BCD码译码器的设计,输出信号 ...
VHDL/FPGA/Verilog UART发送TX控制电路设计
UART发送TX控制电路设计,以波特率产生器的EnableTX将数据DATAO以LOAD信号将其送入发送缓冲器Tbuff,并令寄存器内容已载有数据而非空出的标志tmpTBufE=0。当同步波特率信号来临时监视是否处于tmpTBufE=0(内有数据)以及tmpTRegE=1(没有数据)。即处于尚未启动发送态则将Tbuff缓冲寄存器 送入传输寄存器Treg内并令tmpTRegE ...
其他 移位相加8位硬件乘法器电路设计 乘法器是数字系统中的基本逻辑器件
移位相加8位硬件乘法器电路设计
乘法器是数字系统中的基本逻辑器件,在很多应用中都会出现如各种滤波器的设计、矩阵的运算等。本实验设计一个通用的8位乘法器。
VHDL/FPGA/Verilog URISC 处理器由数据单元和控制单元组成。数据单元中包含保存运算数据和运算结果的数据寄存器
URISC 处理器由数据单元和控制单元组成。数据单元中包含保存运算数据和运算结果的数据寄存器,也包括用来完成数据运算的组合逻辑电路单元。控制单元用来产生控制信号序列,以决定何时进行何种数据运算。控制单元要从数据单元得到条件信号,以决定继续进行那些数据运算,数据单元要产生输出信号,数据运算状态等有用信息。 ...