搜索结果
找到约 9,231 项符合
输出脉冲 的查询结果
按分类筛选
- 全部分类
- 技术资料 (88)
- 学术论文 (43)
- 单片机编程 (42)
- 单片机开发 (41)
- VHDL/FPGA/Verilog (19)
- 电源技术 (17)
- 模拟电子 (9)
- 汇编语言 (9)
- 其他 (8)
- 嵌入式/单片机编程 (8)
- 其他 (8)
- VIP专区 (7)
- 可编程逻辑 (6)
- 其他书籍 (5)
- 教程资料 (4)
- 其他嵌入式/单片机内容 (4)
- 数学计算 (4)
- matlab例程 (4)
- 源码 (4)
- PCB相关 (3)
- 工控技术 (3)
- 微处理器开发 (3)
- 笔记 (3)
- 其他文档 (2)
- 技术书籍 (2)
- DSP编程 (2)
- 传感与控制 (2)
- 开发工具 (2)
- 中间件编程 (2)
- 软件设计/软件工程 (2)
- 经验 (2)
- 经验分享 (1)
- 通信网络 (1)
- 仿真技术 (1)
- 视频教程 (1)
- 电子元器件应用 (1)
- 接口技术 (1)
- 设计相关 (1)
- uCOS (1)
- 驱动编程 (1)
- 行业发展研究 (1)
- VxWorks (1)
- 其他行业 (1)
- 串口编程 (1)
- 通讯/手机编程 (1)
- Delphi/CppBuilder (1)
- 通讯编程文档 (1)
- 数值算法/人工智能 (1)
- 系统设计方案 (1)
- 电子书籍 (1)
- 交通/航空行业 (1)
- Oracle数据库 (1)
- EDA相关 (1)
- 无线通信 (1)
- PCB图/BOM单/原理图 (1)
- 书籍 (1)
- 论文 (1)
- 应用设计 (1)
- 手册 (1)
书籍源码 Simon Haykin的《Communication Systems》(《通信系统》)的配套MATLAB源代码。包括脉冲调制、随机过程、和差错编码等。
Simon Haykin的《Communication Systems》(《通信系统》)的配套MATLAB源代码。包括脉冲调制、随机过程、和差错编码等。
VHDL/FPGA/Verilog 通信控制中常用的脉冲宽度检测程序
通信控制中常用的脉冲宽度检测程序,VHDL模块化编成实现(原创)
通讯/手机编程 FIR 有限脉冲数字滤波器设计。另外还有无IIR设计的程序
FIR 有限脉冲数字滤波器设计。另外还有无IIR设计的程序,欢迎来函切磋。
汇编语言 语音信号的采集、滤波和D/A输出的实现过程数字信号处理基本理论的实现
语音信号的采集、滤波和D/A输出的实现过程数字信号处理基本理论的实现
单片机开发 直流电机控制芯片LM629,可输出PWM波形结合18200进行直流电机的控制。
直流电机控制芯片LM629,可输出PWM波形结合18200进行直流电机的控制。
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器 9.1.1 由系统功能描述时序关系 9.1.2 流程图的设计 9.1.3 系统功能描述
基于Verilog-HDL的硬件电路的实现
9.1 简单的可编程单脉冲发生器
9.1.1 由系统功能描述时序关系
9.1.2 流程图的设计
9.1.3 系统功能描述
9.1.4 逻辑框图
9.1.5 延时模块的详细描述及仿真
9.1.6 功能模块Verilog-HDL描述的模块化方法
9.1.7 输入检测模块的详细描述及仿真
9.1.8 计 ...
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.
基于Verilog-HDL的硬件电路的实现
9.2 具有LCD显示单元的可编程单脉冲发生器
9.2.1 LCD显示单元的工作原理
9.2.2 显示逻辑设计的思路与流程
9.2.3 LCD显示单元的硬件实现
9.2.4 可编程单脉冲数据的BCD码化
9.2.5 task的使用方法
9.2.6 for循环语句的使用方法
9.2.7 二进制数转换BCD码 ...
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.3 脉冲计数与显示 9.3.1 脉冲计数器的工作原理 9.3.2 计数模块的设计与实现 9.3.3 parameter的使用
基于Verilog-HDL的硬件电路的实现
9.3 脉冲计数与显示
9.3.1 脉冲计数器的工作原理
9.3.2 计数模块的设计与实现
9.3.3 parameter的使用方法
9.3.4 repeat循环语句的使用方法
9.3.5 系统函数$random的使用方法
9.3.6 脉冲计数器的Verilog-HDL描述
9.3.7 特定脉冲序列的发生
9.3.8 ...
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.4 脉冲频率的测量与显示 9.4.1 脉冲频率的测量原理 9.4.2 频率计的工作原理 9.4.3 频率测量模块的设计与实现
基于Verilog-HDL的硬件电路的实现
9.4 脉冲频率的测量与显示
9.4.1 脉冲频率的测量原理
9.4.2 频率计的工作原理
9.4.3 频率测量模块的设计与实现
9.4.4 while循环语句的使用方法
9.4.5 门控信号发生模块的设计与实现
9.4.6 频率计的Verilog-HDL描述
9.4.7 频率计的硬件实现 ...
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.5 脉冲周期的测量与显示 9.5.1 脉冲周期的测量原理 9.5.2 周期计的工作原理 9.5.3 周期测量模块的设计与实现
基于Verilog-HDL的硬件电路的实现
9.5 脉冲周期的测量与显示
9.5.1 脉冲周期的测量原理
9.5.2 周期计的工作原理
9.5.3 周期测量模块的设计与实现
9.5.4 forever循环语句的使用方法
9.5.5 disable禁止语句的使用方法
9.5.6 时标信号发生模块的设计与实现
9.5.7 周期计的Verilog-HDL描述 ...