搜索结果

找到约 4,046 项符合 载波相移 的查询结果

电子书籍 高频、微波相移的计量测试 397页 5.9M.pdf

测试技术专辑 134册 1.93G高频、微波相移的计量测试 397页 5.9M.pdf
https://www.eeworm.com/dl/504245.html
下载: 61
查看: 13748

技术资料 中文UCC2895相移全桥控制设计

IC-Ucc28950改进的相移全桥控制设计UcC28950是T公司进一步改进的相移全桥控制C,它比原有标准型UCC2895主要改进为Zvs能力范围加宽,对二次侧同步整流直接控制,提高了轻载空载转换效率,而且此时可以ON/OFF控制同步整流成为绿色产品。既可以作电流型控制,也可以作电压型控制。增加了闭环软启动及使能功能。低启动电流,逐 ...
https://www.eeworm.com/dl/831852.html
下载: 1
查看: 5396

电源技术 基于级联多电平逆变器的STATCOM研究

本文提出用级联多电平逆变器取代变压器多重化结构的STATCOM 拓扑结构,用载波相移正弦脉宽调制技术(Carrier phase-shifted SPWM,以下简称CPS-SPWM)取代工频调制。这种基于CPS-SPWM 级联多电平逆变器的STATCOM 不仅去掉了多重化变压器,而且用较低的开关频率可以获得较高的等效开关频率的输出效果,简化了滤波;针对电力系 ...
https://www.eeworm.com/dl/505/24077.html
下载: 44
查看: 1065

电源技术 中压五电平单元级联变频器的研究与设计

波形质量更好。论文介绍了五电平功率单元级联变频器的主电路拓扑结构特点、探讨了输入移相整流技术,运用坐标变换的方法推导和分析了单元级联变频器及异步电机矢量控制系统的数学模型。研究和比较了级联式变频器的几种PWM算法的特点,并选取载波相移层叠混合PWM方式为变频器的控制方式。提出了三点式五电平功率单元的开关控 ...
https://www.eeworm.com/dl/505/24516.html
下载: 106
查看: 1069

DSP编程 三相SPWM波在TMS320F28335中的实现

载波相移正弦脉宽调制(SPWM)技术是一种适用于大功率电力开关变换装置的高性能开关调制策略,在有源电力滤波器中有良好的应用前景。本文介绍了如何利用高性能数字信号处理器TMS320F28335的片内外设事件管理器(EV)模块产生三相SPWM波,给出了程序流程图及关键程序源码。该方法采用不对称规则采样算法,参数计算主要采用查 ...
https://www.eeworm.com/dl/516/31837.html
下载: 173
查看: 1042

matlab例程 对两径瑞利衰落信道进行matlab仿真。使用同一载波通过两条瑞利信道

对两径瑞利衰落信道进行matlab仿真。使用同一载波通过两条瑞利信道,并显示输出结果,包括相移等变化。
https://www.eeworm.com/dl/665/267648.html
下载: 176
查看: 1287

学术论文 基于FPGA的扩频模拟信号源的设计

信号发生器是控制系统的重要组成部分。研制出较高精度、可靠性、可调参数的数字量信号发生器,对于促进我国航空、航天、国防以及工业自动化等领域的发展均有重要意义。本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的结构、载波调制等问题进行了深入的分析和研究,并给出了模块的硬件实现 ...
https://www.eeworm.com/dl/514/12493.html
下载: 143
查看: 1080

学术论文 基于FPGA的扩频信号发生器

本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的总体结构、载波调制、滤波器设计等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 首先介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直 ...
https://www.eeworm.com/dl/514/12552.html
下载: 153
查看: 1072

学术论文 应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/514/13062.html
下载: 96
查看: 1064

VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL

分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
https://www.eeworm.com/dl/663/308242.html
下载: 44
查看: 1105