搜索结果
找到约 26,026 项符合
跳频源 的查询结果
按分类筛选
单片机开发 C51语音播放源码 将语音按占空比放出。原语音为8位8KHz
C51语音播放源码
将语音按占空比放出。原语音为8位8KHz,则125us一个字节,现时钟主频近2MHz,周期为0.5us,这样一个字节占250个周期,而字节8位为256,可以近似为256个周期,实验应放在定时器中产生。
如果倍频,每个字节就可以产生两个波形,音质应更好 ...
matlab例程 《Matlab时频分析及其应用》的详细代码
《Matlab时频分析及其应用》的详细代码,包括第3至15章的源码。
嵌入式/单片机编程 利用射频卡读写基站U2270B实现对EM4100卡的读取控制。系统会自动对曼彻斯特编码进行解调
利用射频卡读写基站U2270B实现对EM4100卡的读取控制。系统会自动对曼彻斯特编码进行解调,并对接收到的数据检验。同时系统会自动检测是否有射频卡存在。而且会实时监控系统运行的状态,并会提示各种读卡错误的信息。显示采用12864液晶,没有附上液晶源码。 ...
并行计算 主从模式粗粒级并行算法C程序:这是我以前研究生期间编写的叠前地震成像C源码
主从模式粗粒级并行算法C程序:这是我以前研究生期间编写的叠前地震成像C源码,通过调用mpi库函数实现分频并行计算,为了实现负载均衡,采用了主从模式,由主节点负责任务的分发。
若需进一步了解,可通过版主与我联系讨论。 ...
人工智能/神经网络 在软件接收机的基础上,利用鉴频器辅助鉴相器的输出,引入一个模糊逻辑控制器,使得环路能够智能跟踪信号的动态变化.实验结果证明所提出的设计方法与传统环路相比可大幅度缩短跟踪时间,减小环路滤波器带宽,并能消
在软件接收机的基础上,利用鉴频器辅助鉴相器的输出,引入一个模糊逻辑控制器,使得环路能够智能跟踪信号的动态变化.实验结果证明所提出的设计方法与传统环路相比可大幅度缩短跟踪时间,减小环路滤波器带宽,并能消除周跳.
系统设计方案 射频识别芯片在汽车智能防盗报警装置中的应用,较之普通的磁卡和IC 卡
射频识别芯片在汽车智能防盗报警装置中的应用,较之普通的磁卡和IC 卡,RFID技术具有使用方便、数据交换速度快、便于维护和使用寿命长等优点。特别是它解决了无源(卡中无电源)和免接触这两大难题。
VHDL/FPGA/Verilog 基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码
基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
VHDL/FPGA/Verilog 该模块为分频器
该模块为分频器,将1KHZ的时钟频率分频成每分钟一次的时钟频率
事实上,该源码可以实现任意整数的分频,主要让N的值设置好相应的数字
单片机开发 单片机控制adf4360锁相源原代码
单片机控制adf4360锁相源原代码,非常好用,主要用于射频方面的设计开发
其他嵌入式/单片机内容 Holtek单片机源码:此应用示范了使用HT48C10单片机的 16 位定时计数器产生内部中断以实现计时功能。这个应用依靠系统时钟频率作为计时的基准。此处所示的应用使用了 400KHz的系统时钟
Holtek单片机源码:此应用示范了使用HT48C10单片机的 16 位定时计数器产生内部中断以实现计时功能。这个应用依靠系统时钟频率作为计时的基准。此处所示的应用使用了 400KHz的系统时钟,通过内部除四分频产生 100KHz 的定时/计数器时钟。对于一个 16 位的计数器最大计数值为 65536,这将每隔 0.65536 秒产生一个内部中断。但 ...