搜索结果
找到约 1,545 项符合
误码率 的查询结果
按分类筛选
- 全部分类
- matlab例程 (144)
- 通讯/手机编程 (111)
- 其他 (34)
- 学术论文 (31)
- 无线通信 (13)
- 通讯编程文档 (13)
- 通信网络 (8)
- 源码 (8)
- 邮电通讯系统 (7)
- GPS编程 (6)
- 其他书籍 (6)
- 3G开发 (6)
- Symbian (5)
- 单片机开发 (5)
- 技术资料 (5)
- 教程资料 (4)
- 可编程逻辑 (4)
- 文章/文档 (4)
- 模拟电子 (3)
- 数学计算 (3)
- 传真(Fax)编程 (3)
- 单片机编程 (2)
- 嵌入式/单片机编程 (2)
- 其他嵌入式/单片机内容 (2)
- Windows Mobile (2)
- 书籍源码 (2)
- 系统设计方案 (2)
- 编译器/解释器 (2)
- 软件设计/软件工程 (2)
- 教程 (2)
- 传感与控制 (1)
- 测试测量 (1)
- Modem编程 (1)
- BREW编程 (1)
- 汇编语言 (1)
- 文件格式 (1)
- 数值算法/人工智能 (1)
- 中间件编程 (1)
- VC书籍 (1)
- USB编程 (1)
- Internet/网络编程 (1)
- 软件工程 (1)
- 多国语言处理 (1)
- 人工智能/神经网络 (1)
- 串口编程 (1)
- 教育系统应用 (1)
- VHDL/FPGA/Verilog (1)
- 仿真技术 (1)
- 论文 (1)
- VIP专区 (1)
模拟电子 时钟分相技术应用
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。
关键词: 时钟分相技术; 应用
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的
性能。尤其现代电子系统对性能的越来越高 ...
模拟电子 电感和磁珠的区别及应用场合和作用
磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。
磁珠对高频信号才有较大阻碍作用,一般规格有100欧/100mMHZ ,它在低频时电阻比电感小得多。电感的等效电阻可有Z=2X3.14xf 来求得。
铁氧体磁珠 (Ferrite Bead) 是目前应用发展很快的一种抗干扰元件,廉价、易用, ...
模拟电子 锁相环频率合成器-ad9850激励
用ad9850激励的锁相环频率合成器山东省济南市M0P44 部队Q04::00R 司朝良摘要! 提出了一种ad9850和ad9850相结合的频率合成方案! 介绍了ad9850芯片ad9850的基本工作原理" 性能特点及引脚功能! 给出了以1!2345 作为参考信号源的锁相环频率合成器实例! 并对该频率合成器的硬件电路和软件编程进行了简要说明#关键词! !!" 锁相环 ...
模拟电子 基于相关分析的飞机目标识别方法
提出了一种基于相关分析的飞机目标识别方法。该方法利用飞机图像低频和高频部分合成滤波器模板,能达到很高识别率与很低的等错率。该研究旨在提高飞机识别的准确率和降低出错率,采用一种基于相关分析的飞机目标识别方法。该方法通过对采集的飞机图像做去除背景、降噪、图像增强、二值化和归一化处理,将飞机图像低频和高频 ...
PCB相关 DAC34H84 HD2 性能优化与PCB布局建议
DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一 ...
PCB相关 差分线对的PCB设计要点
 
信号完整性是高速数字系统中要解决的一个首要问题之一,如何在高速PCB 设计过程中充分考虑信号完整性因素,并采取有效的控制措施,已经成为当今系统设计能否成功的关键。在这方面,差分线对具有很多优势,比如更高的比特率 ,更低的功耗 ,更好的噪声性能和更稳定的可靠性等。目前,差分线对在高速数字电路设计中的 ...
PCB相关 PCB设计中SI的仿真与分析
 
讨论了高速PCB 设计中涉及的定时、反射、串扰、振铃等信号完整性( SI)问题,结合CA2DENCE公司提供的高速PCB设计工具Specctraquest和Sigxp,对一采样率为125MHz的AD /DAC印制板进行了仿真和分析,根据布线前和布线后的仿真结果设置适当的约束条件来控制高速PCB的布局布线,从各个环节上保证高速电路的信号完整性。 ...
PCB相关 PCB LAYOUT设计规范手册
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為:
(1) ”PCB LAYOUT 基本規範”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產.
(2) “錫偷LAYOUT RULE建議規範”: 加適合的錫偷可降低短路及錫球.
(3) “PCB LAYOUT 建議規範”:為製造單位為提高量產良率,建議R&D在design階段即加入PC ...
PCB相关 DRAM内存模块的设计技术
第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计......................................................................... ...
PCB相关 pcb layout design(台湾硬件工程师15年经验
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIV ...