搜索结果
找到约 743 项符合
计数抓拍 的查询结果
其他 主要介绍了等精度频率测量原理
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率
测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频
模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等
主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设
计实现 ...
单片机开发 红外解码程序主要工作为等待红外线信号出现
红外解码程序主要工作为等待红外线信号出现,并跳过引导信号,开始收集连续32位的表面数据,存入内存的连续空间。位信号解码的原则是:以判断各个位的波宽信号来决定高低信号。位解码原理如下:
&#61548 解码为0:低电平的宽度0.56ms+高电平的宽度0.56ms。
&#61548 解码为1:低电平的宽度1.68ms+高电平的宽度0.56ms。
程 ...
编辑器/阅读器 一个对PDF文件进行操作的第三方dll
一个对PDF文件进行操作的第三方dll,该dll可以完美的创建各种格式的PDF,包括基本演示PDF文件的创建,文本的写入,插入图片,插入自定义图形,创建表格,文件加密,甚至创建样式表,交互式表单,分页计数等,支持自定义中文。该文件为完美使用版本,完全可以满足用户的一般开发需求。 ...
VHDL/FPGA/Verilog 数字频率计VHDL程序与仿真 文件名:plj.vhd。 --功能:频率计。具有4位显示
数字频率计VHDL程序与仿真
文件名:plj.vhd。
--功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的
--高4位进行动态显示。小数点表示是千位,即KHz。
Delphi控件源码 双位数的计时器
双位数的计时器,运行时会自动计数,初级类的原源码。
VHDL/FPGA/Verilog 数字频率计
数字频率计,七位计数,显示六位,带test模块
单片机开发 51单片机按键控制数码管显示程序
51单片机按键控制数码管显示程序,显示为时钟倒计时,有暂停和计数功能
汇编语言 分类统计字符个数count_char 要求程序接受用户输入一行字符(字符个数不得超过80个
分类统计字符个数count_char
要求程序接受用户输入一行字符(字符个数不得超过80个,该字符串以回车符结束)按字母 数字和其他字符分类计数,然后将结果分三行分别显示出来,并标明哪类字符!
单片机开发 数字钟的单片机实现
数字钟的单片机实现,有详细的源码及解释
算法结构清晰,对单片机学习者非常有用
对于电子专业的,拿来当课程设计也是相当不错的
功能有:
1,完成秒/分/时的依次显示并正确计数;
2,秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位;
3,定时闹钟:实现整点报时,有扬声器发出报时声音;
4,时间设置,也就 ...
VHDL/FPGA/Verilog 数字显示当前的小时、分钟、秒; 2、可以预置为12小时计时显示和24小时计时显示; 3、一个调节键
数字显示当前的小时、分钟、秒;
2、可以预置为12小时计时显示和24小时计时显示;
3、一个调节键,用于调节目标数位的数字。对调节的内容敏感,如调节分钟或秒时,保持按下时自动计数,否则以脉冲计数;
4、一个功能键,用于切换不同状态:计时、调时、调分、调秒、调小时制式。 ...