搜索结果

找到约 1,114 项符合 计数器 的查询结果

按分类筛选

显示更多分类

VHDL/FPGA/Verilog 用VHDL写的源代码程序

用VHDL写的源代码程序,包涵三人表决器,七人表决器,全加器以及模24,模60的计数器,都是单文件的,由于程序小又多,所以集中在一起,供新学习VHDL语言的朋友们参考。
https://www.eeworm.com/dl/663/359983.html
下载: 46
查看: 1029

单片机开发 基于AT89S52的红外接收及串口通信C程序编写

基于AT89S52的红外接收及串口通信C程序编写,内附一个计数器C程序
https://www.eeworm.com/dl/648/360783.html
下载: 193
查看: 1065

单片机开发 AVR基本外设测试程序

AVR基本外设测试程序,包括1602LCD,外部中断,定时计数器0,键盘扫描等。本工程是基于Mega8而进行的,可以基本不用修改而应用到AVR的其他芯片上,比如Mega16,Mega162等。
https://www.eeworm.com/dl/648/365576.html
下载: 134
查看: 1031

VHDL/FPGA/Verilog 有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Ver

有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Verilog模块中应用计数器; 3. 学习测试模块的编写、综合和不同层次的仿真。 练习四 阻塞赋值与非阻塞赋值的区别 实验目的: 1. 通过实验,掌握阻塞赋值与 ...
https://www.eeworm.com/dl/663/368561.html
下载: 181
查看: 1439

VHDL/FPGA/Verilog 四位十进制频率计设计 包含测频控制器(TESTCTL)

四位十进制频率计设计 包含测频控制器(TESTCTL),4位锁存器(REG4B),十进制计数器(CNT10)的原程序(vhd),波形文件(wmf ),包装后的元件(bsf)。顶层原理图文件(Block1.bdf)和波形。
https://www.eeworm.com/dl/663/369459.html
下载: 182
查看: 1034

VHDL/FPGA/Verilog XLINX做的数字钟

XLINX做的数字钟,可以准确计时的。 用计数器和触发器实现。
https://www.eeworm.com/dl/663/374512.html
下载: 88
查看: 1022

单片机开发 LED周期闪烁

LED周期闪烁,周期为1s, 这个周期是怎么来的呢?比如说我们需要让LED亮0.5s灭0.5s,那么这个周期就是1Hz。我板子上使用的晶振是50MHz,也就是1Hz的50000000倍。那么我们就利用计数器计数。等计到50000000/2的时候,把输出状态求反,那么亮着的灯就变灭了,灭的灯也就变亮了。 ...
https://www.eeworm.com/dl/648/374782.html
下载: 76
查看: 1015

单片机开发 Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz

Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz 本程序主要包括以下功能: 1.设置锁相环和总线频率; 2.IO口使用; 3.IOC7口16位计数器。 LED计数,根据灯亮可以读取系统循环了多少次
https://www.eeworm.com/dl/648/378645.html
下载: 76
查看: 1028

VHDL/FPGA/Verilog 数字电子时钟中

数字电子时钟中,秒和分要求要有60进制计数器和24进制计数器,此为60进制计数器
https://www.eeworm.com/dl/663/381797.html
下载: 87
查看: 1017

系统设计方案 利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个proje

利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)在一页纸上打印出来。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_COUNTER, 设计一个2 ...
https://www.eeworm.com/dl/678/384037.html
下载: 39
查看: 1783