搜索结果
找到约 1,114 项符合
计数器 的查询结果
按分类筛选
- 全部分类
- 单片机编程 (188)
- VHDL/FPGA/Verilog (188)
- 单片机开发 (187)
- 技术资料 (67)
- 其他 (53)
- 汇编语言 (52)
- VIP专区 (38)
- Java编程 (31)
- 嵌入式/单片机编程 (30)
- 学术论文 (15)
- 系统设计方案 (15)
- 其他书籍 (14)
- 模拟电子 (11)
- 可编程逻辑 (10)
- DSP编程 (10)
- 软件设计/软件工程 (10)
- 文章/文档 (9)
- 教程资料 (8)
- Internet/网络编程 (8)
- 文件格式 (8)
- 数学计算 (7)
- 技术书籍 (6)
- 传感与控制 (6)
- 其他嵌入式/单片机内容 (6)
- VHDL/Verilog/EDA源码 (5)
- FlashMX/Flex源码 (5)
- 其他数据库 (5)
- 操作系统开发 (4)
- 中间件编程 (4)
- 书籍源码 (4)
- 电子技术 (4)
- 源码 (4)
- 技术教程 (3)
- C/C++语言编程 (3)
- 游戏 (3)
- Jsp/Servlet (3)
- 单片机相关 (2)
- 资料/手册 (2)
- 教程资料 (2)
- 嵌入式综合 (2)
- *行业应用 (2)
- 编辑器/阅读器 (2)
- 压缩解压 (2)
- matlab例程 (2)
- 软件工程 (2)
- 数据结构 (2)
- Linux/Unix编程 (2)
- 驱动编程 (2)
- SQL Server (2)
- 并行计算 (2)
- RFID编程 (2)
- uCOS (2)
- 微处理器开发 (2)
- 数据库系统 (2)
- 其他行业 (2)
- 编译器/解释器 (2)
- 网络 (2)
- 电子书籍 (2)
- 家庭/个人应用 (2)
- 电子书籍 (2)
- 论文 (2)
- 笔记 (2)
- 电路图 (2)
- 应用设计 (2)
- 手册 (2)
- 医用电子 (1)
- 器件手册 (1)
- LED驱动及控制 (1)
- 电机控制 (1)
- 教程资料 (1)
- ARM (1)
- 开发工具 (1)
- 实用工具 (1)
- 仿真技术 (1)
- 工控技术 (1)
- 测试测量 (1)
- 视频教程 (1)
- 电子元器件应用 (1)
- Delphi控件源码 (1)
- 百货/超市行业 (1)
- 通讯编程文档 (1)
- MySQL数据库 (1)
- Applet (1)
- J2ME (1)
- Java书籍 (1)
- Ajax (1)
- 加密解密 (1)
- JavaScript (1)
- 无线通信 (1)
- 行业应用文档 (1)
- IEEE论文 (1)
- Linux/uClinux/Unix编程 (1)
- 设计相关 (1)
- 软件 (1)
- 书籍 (1)
- 教程 (1)
- 经验 (1)
单片机开发 设计一个单片机控制的秒表系统。利用单片机的定时器/计数器定时和记数的原理
设计一个单片机控制的秒表系统。利用单片机的定时器/计数器定时和记数的原理,结合显示电路、LED数码管以及按键来设计计时器。将软、硬件有机地结合起来,使得系统能够正确地进行加、减(倒)计时,数码管能够正确地显示时间。 ...
单片机开发 一位数码管计数器--74HC164编程学习 用74HC164驱动LED 此程序可以联系对74HC164的应用
一位数码管计数器--74HC164编程学习
用74HC164驱动LED
此程序可以联系对74HC164的应用
单片机开发 简单档位计,可根据需要改编成计数器或其它需测速显示设备上.
简单档位计,可根据需要改编成计数器或其它需测速显示设备上.
汇编语言 利用定时计数器
利用定时计数器,设计一个电子时钟,从左到右依次显示时分秒。有两种方法实现,一种是在中断程序中计数,产生时分秒计数,送到显示缓冲区。另一种是中断程序每一秒清除一个位变量,而主程序通过监视位变量的变化来知道每秒的时间。 ...
其他 带有异步复位和同步时钟的十进制加法计数器
带有异步复位和同步时钟的十进制加法计数器
VHDL/FPGA/Verilog 计数器的VHDL设计
计数器的VHDL设计,已经在FPGA上验证
VHDL/FPGA/Verilog 四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数
四位计数器
计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的时序发生器、分频器、指令计数器等都要使用计数器。
VHDL/FPGA/Verilog 使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG
使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG,一个堆栈寄存器STACK。存储器寻址粒度为字节。数据存储以32位字对准。采用32位定长指令格式,采用Load/Store结构,ALU指令采用三地址格式。支持有符号和无符号整数加、减、乘、除运算,并支持浮点数 ...
VHDL/FPGA/Verilog chdl 64位计数器
chdl 64位计数器,利用mif格式文件产生正弦波。可以在fpga模拟正弦波