搜索结果

找到约 3,295 项符合 缺相 的查询结果

其他书籍 旺宏数码相框IC MP600的DATASHEET,如果你从事DPF相关工作

旺宏数码相框IC MP600的DATASHEET,如果你从事DPF相关工作,这是不容错过的资料。
https://www.eeworm.com/dl/542/305080.html
下载: 22
查看: 1058

其他嵌入式/单片机内容 一个QEP电路的verilog代码。输入信号是光电编码器的A相和B相信号和一个处理时钟

一个QEP电路的verilog代码。输入信号是光电编码器的A相和B相信号和一个处理时钟,输出的是计数信号和方向信号。
https://www.eeworm.com/dl/687/305936.html
下载: 171
查看: 1840

matlab例程 在相空间重构中

在相空间重构中,用互信息法求最小关联嵌入维
https://www.eeworm.com/dl/665/306675.html
下载: 55
查看: 1047

FlashMX/Flex源码 电子相框的falsh源代码电子相框的falsh源代码

电子相框的falsh源代码电子相框的falsh源代码
https://www.eeworm.com/dl/661/307617.html
下载: 165
查看: 1062

单片机开发 适用于图形LCD的图形驱动程序,可实现画任意直线,任意圆,使用时只要再提供一个与LCD控制器相匹配的画点程序即可.

适用于图形LCD的图形驱动程序,可实现画任意直线,任意圆,使用时只要再提供一个与LCD控制器相匹配的画点程序即可.
https://www.eeworm.com/dl/648/307901.html
下载: 94
查看: 1060

系统设计方案 在总结前人提出的一些锁相环仿真模型的基础上

在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字仿真模型。
https://www.eeworm.com/dl/678/307902.html
下载: 198
查看: 1052

VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL

分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
https://www.eeworm.com/dl/663/308242.html
下载: 44
查看: 1105

单片机开发 计算离散时间信号的DTFT 计算离散时间系统的相延迟和群延迟 计算离散时间系统的频率响应

计算离散时间信号的DTFT 计算离散时间系统的相延迟和群延迟 计算离散时间系统的频率响应,画幅频和相频图
https://www.eeworm.com/dl/648/309573.html
下载: 94
查看: 1416

系统设计方案 设计了一基于现场可编程门阵列(FPGA)的低频数字式相位测量仪。该测量仪包括数字式移相信号发生器和相位测量仪两部分

设计了一基于现场可编程门阵列(FPGA)的低频数字式相位测量仪。该测量仪包括数字式移相信号发生器和相位测量仪两部分,分别完成移相信号的发生及其频率、相位差的预置及数字显示、发生信号的移相以及移相后信号相位差和频率的测量与显示几个功能。其中数字式移相信号发生器可以产生预置频率的正弦信号,也可产生预置相位差 ...
https://www.eeworm.com/dl/678/309660.html
下载: 76
查看: 1055

VHDL/FPGA/Verilog 一阶全数字锁相环VERLOGIC程序代码

一阶全数字锁相环VERLOGIC程序代码,调试通过。
https://www.eeworm.com/dl/663/309688.html
下载: 30
查看: 1079