搜索结果

找到约 8,222 项符合 管脚定义 的查询结果

学术论文 FPGA图像处理板设计

VLSI(超大规模集成电路)的快速发展,使得FPGA技术得到了迅猛发展,FPGA的快速发展又为实时图像处理在算法、系统结构上带来了新的方法和思路,全景图像处理是实时图像处理中一个崭新的领域,其在视频监视领域内有广泛的应用前景。 本文首先介绍了全景图像处理的发展状况,课题的主要背景、国内外发展现状、课题的研究意义、 ...
https://www.eeworm.com/dl/514/11630.html
下载: 136
查看: 1077

行业应用文档 12位4通道并行串行模数转换芯片ADS7824的原理及应用

ADS7824是美国BB公司生产的12位开关电容式逐次逼近型模/数转换芯片.它具有与CPU的并行/串行接口,功耗低,片上资源丰富,接口灵活等特点.文中详细介绍了ADS7824的工作原理、引脚定义、工作
https://www.eeworm.com/dl/509/11653.html
下载: 117
查看: 1432

技术书籍 LED显示屏单元板芯片介绍

LED显示屏单元板芯片介绍 IC的管脚功能 IC芯片分别:74HC245、74HC595、74HC138、74HC04、4953。各IC管脚功能如下: A: 74HC245功能是放大及缓冲。各引脚如图 20 和1接电源(+5V) 19脚和10脚接电源地(GND)
https://www.eeworm.com/dl/537/12192.html
下载: 48
查看: 1156

学术论文 步进电机控制驱动系统的设计

LAMOST(Large Sky Area Multi-Obiect Fiber Spectroscopy Telescope,大天区面积多目标光纤光谱天文望远镜)需要对焦而上的4 000个光纤定位单元进行精确定位,一个光纤定位单元需要两个步进电机来驱动,即需要对8 000个电机进行驱动控制。如何对这8 000个电机进行有效的控制,是本文主要的研究内容。 本义引入EDA(Electronic ...
https://www.eeworm.com/dl/514/12426.html
下载: 179
查看: 1072

经验分享 PCF8591中文介绍及应用程序

用中文简单介绍PCF8591各个管脚的功能,如何应用51单片机控制它(资料都是从网上搜来整理的,个人觉得比较好)。
https://www.eeworm.com/dl/508/12580.html
下载: 35
查看: 1077

VHDL/Verilog/EDA源码 SDRAM读写控制的实现与Modelsim仿真

软件开发环境:ISE 7.1i 硬件开发环境:红色飓风II代-Xilinx版 1. 本实例用于控制开发板上面的SDRAM完成读写功能; 先向SDRAM里面写数据,然后再将数据读出来做比较,如果不匹配就通过LED变亮显示出来,如果一致,LED就不亮。 2. part1目录是使用Modelsim仿真的工程; 3. part2目录是在开发版上面验证的工程; 2.1. ...
https://www.eeworm.com/dl/504/12618.html
下载: 117
查看: 1106

技术教程 PADS基础入门视频教程

PADS基础入门视频教程 1、PADS Layout的目标嵌入.avi 2、创建PCB封装.avi 3、创建管脚封装.avi 4、导线的连接.avi 5、绘制图形.avi 6、基本元器件的放置.avi 7、建立覆铜的外边框.avi 8、手动布线.avi 9、手工布局.avi 10、缩放操作.avi 11、颜色参数设置.avi 12、在多板向导中建立多板项目的方法.avi ...
https://www.eeworm.com/dl/538/12956.html
下载: 143
查看: 1654

实用工具 orcad10.5电子电路设计软件

ORCAD画原理图时使用的是逻辑封装,那个只需要画出元件的管脚和进行编号就可以
https://www.eeworm.com/dl/551/13324.html
下载: 156
查看: 1055

PCB相关 OrCAD 16.30

ORCAD画原理图时使用的是逻辑封装,那个只需要画出元件的管脚和进行编号就可以
https://www.eeworm.com/dl/501/13542.html
下载: 98
查看: 1114

学术论文 FPGA布线算法的研究

现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶 ...
https://www.eeworm.com/dl/514/13644.html
下载: 196
查看: 1094