搜索结果
找到约 635 项符合
移位 的查询结果
按分类筛选
- 全部分类
- 技术资料 (247)
- VHDL/FPGA/Verilog (68)
- 单片机开发 (46)
- 加密解密 (32)
- 单片机编程 (31)
- 学术论文 (29)
- matlab例程 (19)
- 其他 (17)
- 汇编语言 (16)
- 嵌入式/单片机编程 (15)
- VIP专区 (10)
- 其他书籍 (8)
- 书籍源码 (6)
- 微处理器开发 (5)
- 嵌入式综合 (4)
- 文章/文档 (4)
- 软件设计/软件工程 (4)
- 源码 (3)
- VHDL/Verilog/EDA源码 (3)
- DSP编程 (3)
- 数值算法/人工智能 (3)
- 资料/手册 (3)
- 模拟电子 (3)
- 电子书籍 (3)
- 驱动编程 (3)
- Java编程 (3)
- CA认证 (3)
- 中间件编程 (3)
- 无线通信 (2)
- 软件工程 (2)
- 可编程逻辑 (2)
- Internet/网络编程 (2)
- 文件格式 (2)
- 数学计算 (2)
- 数据结构 (2)
- 笔记 (1)
- 电源技术 (1)
- 驱动程序 (1)
- 数据库系统 (1)
- 通讯/手机编程 (1)
- 其他文档 (1)
- 技术教程 (1)
- 工业控制 (1)
- 单片机相关 (1)
- 电子技术 (1)
- 通信网络 (1)
- 机械电子 (1)
- 压缩解压 (1)
- Linux/Unix编程 (1)
- 串口编程 (1)
- 编译器/解释器 (1)
- *行业应用 (1)
- 多国语言处理 (1)
- 技术管理 (1)
- 通讯编程文档 (1)
- 嵌入式Linux (1)
- 易语言编程 (1)
- 系统设计方案 (1)
- VC书籍 (1)
- 其他嵌入式/单片机内容 (1)
- GPS编程 (1)
- 并行计算 (1)
无线通信 m序列发生器的设计与实现
伪随机码越来越受到人们的重视, 被广泛应用于导弹、卫星、飞船轨道测量和跟踪、雷达、导航、移
动通信、保密通信和通信系统性能的测量以及数字信息处理系统中。m 序列是伪随机码中, 带线性反馈
移位寄存器的周期最长的一种基本序列。本文首先分析m 序列的基本原理、结构、性质, 然后实现了13
位m 序列的硬件电路设计和MATLA ...
技术资料 八路彩灯
摘要8路彩灯控制器的花型为由中间到两边对称性依次亮,全亮后仍由中间向两边依次灭;到花型为8路灯分两半,从右自左顺次亮,再顺次灭.两种花型交替出现.该电路的优点是简单易实现,而且可以扩展出其它花型.所需芯片为74LS194,74LS161.前者的功能是实现移位,而后者是16进制加法寄存器,用来控制电路状态的变化.关键词74LS194芯片;7 ...
学术论文 基于FPGA的扩频信号发生器
本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的总体结构、载波调制、滤波器设计等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 首先介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直 ...
单片机编程 SPCE061A的指令周期表.pdf
SPCE061A的指令周期表
SPCE061A的指令周期表[注意]:表中目标寄存器为PC时,部分指令周期会发生改变;建议在非必要的情况下,尽量不用PC作为目标寄存器。[符号约定]:表中符号代表的含义如下:R1,R2,R3,R4: 通用寄存器;BP(R5): 基址指针寄存器,也可以作为通用寄存器使用;SR: 段寄存器;SP: 堆栈指针寄存器;PC ...
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
技术资料 基于FPGA的扩频信号发生器
本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的总体结构、载波调制、滤波器设计等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 首先介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直 ...
技术资料 基于FPGA的扩频信号发生器的研究与设计.rar
本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的总体结构、载波调制、滤波器设计等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 首先介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直 ...
技术资料 基于FPGA的水声通信信标信号生成及数字滤波
本文以基于FPGA的水声通信技术为研究方向,重点解决了水声通信信标信号的生成及数字滤波两个问题。信标信号为线性调频信号和脉冲编码信号的复合信号,其中脉冲编码信号用来表征发射信号序号。 本文使用VHDL描述了用8级反馈移位寄存器产生255位脉冲编码信号、用查找表法实现信标信号生成及用分段查表结合分布式算法实现128阶 ...
嵌入式Linux 利用framebuffer画小企鹅 Linux的framebuffer接口提供给用户访问显示设备的通用接口
利用framebuffer画小企鹅
Linux的framebuffer接口提供给用户访问显示设备的通用接口,通过mmap映射显示缓冲给用户,fb中我们设置什么值,将直接在屏幕上显示出来。本实验我们要利用framebuffer在屏幕上显示一个小企鹅,可以接读取bmp图片,设置framebuffer的值,或者利用include/linux/linux_logo.h文件(该文件已经定义好 ...
嵌入式/单片机编程 液晶显示模块概述 一、液晶显示模块概述 RT19264D汉字图形点阵液晶显示模块
液晶显示模块概述
一、液晶显示模块概述
RT19264D汉字图形点阵液晶显示模块,可显示汉字及图形,内置8192个中文汉字(16X16点阵)、128个字符(12X16点阵)及64X256点阵显示RAM(GDRAM)。
主要技术参数和显示特性:
电源:VDD 3.3V~+5V(内置升压电路,无需负压);
显示内容:192列× 64行
显示颜色:黄绿
显示角度:6:00钟 ...