搜索结果
找到约 10,706 项符合
硬件解码 的查询结果
按分类筛选
- 全部分类
- 学术论文 (99)
- VIP专区 (24)
- 技术资料 (17)
- 单片机开发 (12)
- 单片机编程 (10)
- DSP编程 (5)
- 嵌入式综合 (4)
- 其他 (4)
- VHDL/FPGA/Verilog (3)
- 微处理器开发 (3)
- 多媒体处理 (2)
- 教程资料 (2)
- 通信网络 (2)
- 串口编程 (2)
- 通讯/手机编程 (2)
- 系统设计方案 (2)
- Linux/Unix编程 (2)
- 通讯编程文档 (2)
- 技术书籍 (1)
- 教程资料 (1)
- ARM (1)
- 可编程逻辑 (1)
- 工控技术 (1)
- 接口技术 (1)
- 其他嵌入式/单片机内容 (1)
- 传真(Fax)编程 (1)
- 嵌入式Linux (1)
- 文件格式 (1)
- 嵌入式/单片机编程 (1)
- 汇编语言 (1)
- 压缩解压 (1)
- 手册 (1)
- 教程 (1)
- 源码 (1)
技术教程 硬件高手的设计经验分享.rar
硬件高手的设计经验分享
一:成本节约
现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K吧
点评:市场上不存在5K的阻值,最接近的是4.99K(精度1%),其次是5.1K(精度5%),其成本分别比精度为20%的4.7K高4倍和2倍。20%精度的电阻阻值只有1、1.5、2.2、3.3、4.7、6.8几个类别(含10的整数倍);类似地,20% ...
资料/手册 华为-硬件工程师手册.rar
华为硬件工程师手册 华为技术公司内部资料 做硬件的同志学习一下
学术论文 基于FPGA的图像处理算法的研究与硬件设计.rar
随着微电子技术的高速发展,实时图像处理在多媒体、图像通信等领域有着越来越广泛的应用。FPGA就是硬件处理实时图像数据的理想选择,基于FPGA的图像处理专用芯片的研究将成为信息产业的新热点。 本文以FPGA为平台,使用VHDL硬件描述语言设计并实现了中值滤波、顺序滤波、数学形态学、卷积运算和高斯滤波等图像处理算法。在 ...
学术论文 基于FPGA的磁盘阵列控制器的硬件设计与实现.rar
随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集 ...
多媒体处理 基于IPP的嵌入式音频解码器设计与优化.rar
基于IPP的 嵌入式 音频解码器设计与优化
其他书籍 经典的硬件工程师培训资料.rar
经典 的 硬件 工程师 培训资料
EDA相关 EDA卷积码编解码器实现技术
EDA卷积码编解码器实现技术针对某扩频通信系统数据纠错编码的需要, 构造并分析了(2 , 1 , 6) 卷积码编解码器的基本工作原理, 提出了基于MAX +
学术论文 地面数字电视融合方案发端的FPGA设计与仿真
本项目完成的是中国地面数字电视融合方案发端系统的FPGA设计与实现。采用Stratix系列的EP1S80F1020C5FPGA为基础构建了主硬件处理平台。系统中能量扩散、LDPC编码、符号交织、星座映射、同步PN头插入、3780点IFFTOFDM调制以及信号成形4倍插值滚降滤波器等都是基于FPGA硬件设计实现的。本文首先介绍了数字电视的发展现状,融 ...
学术论文 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现
现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波 ...
学术论文 二维DCT/IDCT处理核的FPGA设计与实现
离散余弦变换(DCT)及其反变换(IDCT)在图像编解码方面应用十分广泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等国际标准所采用。由于其计算量较大,软件实现往往难以满足实时处理的要求,因而在很多实际应用中需要采用硬件设计的DCT/IDCT处理电路来满足我们对处理速度的要求。本文所研究的内容就是针对图像处理应用的8 ...