搜索结果

找到约 1,923 项符合 相位计 的查询结果

单片机开发 以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮

以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮点运算 ,测量结 果显示于液晶屏上 ...
https://www.eeworm.com/dl/648/272734.html
下载: 59
查看: 1065

VHDL/FPGA/Verilog 基于VHDL的8位十进制频率计的详细设计。

基于VHDL的8位十进制频率计的详细设计。
https://www.eeworm.com/dl/663/273079.html
下载: 52
查看: 1100

系统设计方案 一篇介绍OFDM系统受相位噪声和IQ不平衡影响分析不错的文章

一篇介绍OFDM系统受相位噪声和IQ不平衡影响分析不错的文章,被ICC2008录取
https://www.eeworm.com/dl/678/273089.html
下载: 63
查看: 1043

其他嵌入式/单片机内容 采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!

采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!
https://www.eeworm.com/dl/687/273602.html
下载: 91
查看: 1072

单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块

简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
https://www.eeworm.com/dl/648/273696.html
下载: 191
查看: 1080

VHDL/FPGA/Verilog 采用Verilog HDL语言编写的数字频率计

采用Verilog HDL语言编写的数字频率计,被测波形分别为方波、三角波和正弦波;采用6个数码管显示结果,三档量程可调,工程价值很高,
https://www.eeworm.com/dl/663/273951.html
下载: 106
查看: 1100

单片机开发 这是马潮老师最新力做<<AVR单片机潜入式系统原理与应用实践>>中有关实现频率计的C程序,用CVAVR编译,对想熟悉和学习AVR单片机的朋友一定有用.注释详细,一看就懂.

这是马潮老师最新力做<<AVR单片机潜入式系统原理与应用实践>>中有关实现频率计的C程序,用CVAVR编译,对想熟悉和学习AVR单片机的朋友一定有用.注释详细,一看就懂.
https://www.eeworm.com/dl/648/275261.html
下载: 72
查看: 1053

交通/航空行业 干涉合成孔径雷达成像的相位解缠的枝切法程序。

干涉合成孔径雷达成像的相位解缠的枝切法程序。
https://www.eeworm.com/dl/672/275385.html
下载: 99
查看: 1030

其他 ISD4004系列器件语音拷贝系挽的议计,介绍了ISD4004系列语音芯片

ISD4004系列器件语音拷贝系挽的议计,介绍了ISD4004系列语音芯片,分析了芯片语音信息分段的内部形成机制及特征,提出 了获取内部地址的方法 在此基础上采用地址拷贝法,开发设计出了语音拷贝系统,并给出了软件设计、硬件设计和部分应用程序 最后通过测试验证了系统的可行性。 ...
https://www.eeworm.com/dl/534/278482.html
下载: 121
查看: 1029

matlab例程 用相位相关方法做的图象拼接程序,可进行图象拼接

用相位相关方法做的图象拼接程序,可进行图象拼接
https://www.eeworm.com/dl/665/279160.html
下载: 190
查看: 1025