搜索结果

找到约 1,373 项符合 相位差计 的查询结果

VHDL/FPGA/Verilog 4位数字频率计的verilog HDL设计

4位数字频率计的verilog HDL设计,精度比较准的
https://www.eeworm.com/dl/663/440223.html
下载: 66
查看: 1109

VHDL/FPGA/Verilog 由单片机和CPLD共同构成7位数字频率计

由单片机和CPLD共同构成7位数字频率计
https://www.eeworm.com/dl/663/440231.html
下载: 32
查看: 1050

matlab例程 该文件是用相位差校正技术来检测简谐波

该文件是用相位差校正技术来检测简谐波,其运行环境是在matlab中
https://www.eeworm.com/dl/665/440625.html
下载: 127
查看: 1063

VHDL/FPGA/Verilog 基于FPGA的自适应数字频率计

基于FPGA的自适应数字频率计,测量范围1Hz-99.9MHz
https://www.eeworm.com/dl/663/442527.html
下载: 144
查看: 1068

单片机开发 想知道你每天生活中走路的步数到底有多少么?诺基亚计步器不仅可以统计你的步数

想知道你每天生活中走路的步数到底有多少么?诺基亚计步器不仅可以统计你的步数,还可以查看你的运动路程总和以及能量消耗你甚至可以通过翻看日记里面的记录,总结出一段时间锻炼水平。想知道它是如何工作的?你的每一步都会从 S60 手机的传感器捕获并且分析,所以你必须在运动中带着你的电话,比如放在你衣服的口袋中,或 ...
https://www.eeworm.com/dl/648/443152.html
下载: 195
查看: 1275

其他 应用MSP430制作的斜度计的标准程序,可以帮助MSP430初学者学习MSP430.

应用MSP430制作的斜度计的标准程序,可以帮助MSP430初学者学习MSP430.
https://www.eeworm.com/dl/534/444053.html
下载: 142
查看: 1059

VHDL/FPGA/Verilog 数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内

数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,并下载到在系统可编程实验板的EPF10K20TC144-4器件中测试实现了 ...
https://www.eeworm.com/dl/663/444247.html
下载: 163
查看: 1147

其他书籍 本书介绍目前最常见的并行程序—MPI并行程序的设计方法它适合高校三四年级本科 生非计算机专业研究生作为教材和教学自学参考书也适合于广大的并行计算高性能计 算用户作为自学参考书使用对于有FORTRA

本书介绍目前最常见的并行程序—MPI并行程序的设计方法它适合高校三四年级本科 生非计算机专业研究生作为教材和教学自学参考书也适合于广大的并行计算高性能计 算用户作为自学参考书使用对于有FORTRAN和C编程经验的人员都可以阅读并掌握 本书的内容 ...
https://www.eeworm.com/dl/542/445162.html
下载: 36
查看: 1096

VHDL/FPGA/Verilog 异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点

异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构, ...
https://www.eeworm.com/dl/663/445280.html
下载: 171
查看: 1124

单片机开发 基于单片机的数字频率计设计

基于单片机的数字频率计设计,定时器T0完成定时功能,T1采用计数功能
https://www.eeworm.com/dl/648/446222.html
下载: 98
查看: 1109