搜索结果

找到约 52,236 项符合 状态机设计 的查询结果

学术论文 基于FPGA的8位增强型CPU设计与验证

随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础 ...
https://www.eeworm.com/dl/514/12138.html
下载: 80
查看: 1062

学术论文 随机读写I2C串行总线接口电路设计

I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用Verilog/FPGA来实 ...
https://www.eeworm.com/dl/514/12406.html
下载: 162
查看: 1085

学术论文 基于FPGA的GPIB控制器的IP核设计

当前,片上系统(SOC)已成为系统实现的主流技术。流片风险与费用增加、上市时间压力加大、产品功能愈加复杂等因素使得SOC产业逐渐划分为IP提供者、SOC设计服务者和芯片集成者三个层次。SOC设计已走向基于IP集成的平台设计阶段,经过严格验证质量可靠的IP核成为SOC产业中的重要一环。 GPIB控制器芯片是组建自动测试系统的核心 ...
https://www.eeworm.com/dl/514/12423.html
下载: 54
查看: 1084

学术论文 高清视频编解码系统控制模块设计

在航空航天,遥感测量,安全防卫以及家用影视娱乐等领域,要求能及时保存高清晰度的视频信号供后期分析、处理、研究和欣赏。因此,研究一套处理速度快,性能可靠,使用方便,符合行业相关规范的高清视频编解码系统是十分必要的。 本文首先介绍了高清视频的发展历史。并就当前相关领域的发展阐述了高清视频编解码系统的设计 ...
https://www.eeworm.com/dl/514/12484.html
下载: 151
查看: 1045

学术论文 基于FPGA的I2C总线控制器的设计

本文利用Verilog HDL语言在FPGA上实现IC总线的规范,又简要介绍了Quartus Ⅱ设计环境和设计方法,以及FPGA的设计流程。在此基础上,重点介绍了I
https://www.eeworm.com/dl/514/12683.html
下载: 129
查看: 1041

技术书籍 基于FPGA的VGA显示设计方案

提出了一种基于FPGA的VGA显示设计方案,采用状态机对其状态转变进行描述。
https://www.eeworm.com/dl/537/13446.html
下载: 97
查看: 1064

学术论文 FPGA可配置端口电路的设计

可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
https://www.eeworm.com/dl/514/13658.html
下载: 155
查看: 1135

学术论文 基于FPGA的PCI接口的设计

PCI(Peripheral Component Interconnect)局部总线是微型计算机中处理器、存储器与外围控制部件、扩展卡之间的互连接口,由于其速度快、可靠性高、成本低、兼容性好等特点,在各种计算机总线标准占有重要地位,基于PCI标准的接口设计已经成为相关项目开发中的一个重要的选择。    目前,现场可编程门阵列FPGA(Field Pro ...
https://www.eeworm.com/dl/514/13851.html
下载: 145
查看: 1048

书籍源码 设计与验证verilog hdl

人民邮电出版社一书的配套光盘,包含书上所有原代码,特别是状态机部分,值得学习
https://www.eeworm.com/dl/532/14659.html
下载: 38
查看: 1091

模拟电子 FPU加法器的设计与实现

浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文章从浮点加法器算法和电路实现的角度给出设计方法,通过VHDL语言在QuartusII中进行设计和验证,此加法器通过状态机控制运算,有效地降低了功耗,提高了速度,改善了性能。 ...
https://www.eeworm.com/dl/571/20930.html
下载: 110
查看: 1090