搜索结果
找到约 4,001 项符合
状态变量 的查询结果
按分类筛选
单片机开发 AT89C51单个按键接收处理_状态机方式
AT89C51单个按键接收处理_状态机方式
Ajax 本程序是用JNI技术实现的读取硬盘序列号 将ChenminDiskIDJoc.jar 加入环境变量 这两个文件放入window 文件夹 或者JDK的bin文件夹 或者你的应用文件夹 DiskID
本程序是用JNI技术实现的读取硬盘序列号
将ChenminDiskIDJoc.jar 加入环境变量
这两个文件放入window 文件夹 或者JDK的bin文件夹 或者你的应用文件夹
DiskID32.dll
DiskID.dll
public static String chenmin.io.DiskID.Factory() 返回硬盘厂家
public static String chenmin.io.DiskID.DiskID() 返回硬盘序列号
ChenminDisk ...
VHDL/FPGA/Verilog 该程序为用vhdl语言编写的彩灯控制程序! 通过状态机实现三个彩灯的状态装换
该程序为用vhdl语言编写的彩灯控制程序!
通过状态机实现三个彩灯的状态装换,红灯亮2秒,绿灯亮3秒,黄灯亮1秒!
时钟频率为1HZ!
通过该程序也可以改成交通灯的情况
其他 该程序实现跑马灯效果,跑马灯共4个状态循环显示
该程序实现跑马灯效果,跑马灯共4个状态循环显示,本程序只使用了4个LED显示,可改变程序中的输出位数,增加显示位数。
INT_DIV 模块用于对主频进行分频,该实验中采用主频为50MHz的频率,进过分频产生5Hz的频率,以便在实验板上显示。(如果不分频直接用于实验板,LED将显示一直是亮的。)
LED 模块用于产生4种不同的状态进 ...
VHDL/FPGA/Verilog moore状态机,综合已通过
moore状态机,综合已通过,可放心使用!正式版。
VHDL/FPGA/Verilog 37个经典的VHDL程序。有比较器、七段译码器、状态机等。
37个经典的VHDL程序。有比较器、七段译码器、状态机等。
matlab例程 使用MATLAB 和C MEX编写的在4, 8, 16, 32, 64, 128, 或 256多状态下QBSK调制空时格码仿真源程序。
使用MATLAB 和C MEX编写的在4, 8, 16, 32, 64, 128, 或 256多状态下QBSK调制空时格码仿真源程序。
VHDL/FPGA/Verilog 有限状态机的设计 包括仿真文件以及sof文件
有限状态机的设计
包括仿真文件以及sof文件
汇编语言 虚拟函数与多态性,引用和指针的变量的区别与共同处。VC工程的编译原理与过程
虚拟函数与多态性,引用和指针的变量的区别与共同处。VC工程的编译原理与过程,将工程中不同的类拆分到不同的原文件中,每一个类由一个.h和.cpp文件共同完成