搜索:特征码

找到约 8,104 项符合「特征码」的查询结果

结果 8,104
按分类筛选
显示更多分类
https://www.eeworm.com/dl/500972.html 单片机编程

点阵拉木。。hex

用于仿真进入(由于使用的IN0通道,所以ADDA,ADDB,ADDC均接低电平),经过模/数转换后,产生相应的数字量经过其输出通道D0-D7传送给AT89C51芯片的P1口,AT89C51负责把接收到的数字量经过数据处理,产生正确的7段数码管的显示段码传送给四位LED,同时它还通过其四位I/O口P2.0、P2.1、P2.2、P2.3产生位选 ...
下载 2
·
查看 1067
https://www.eeworm.com/dl/515150.html 其他

微机原理实验

微机原理,实验软件实验一   汇编语言程序的调试与运行 一.实验目的 1.学习数据传送和算术运算指令的用法 2.熟悉在PC机上编辑、汇编、连接、调试和运行汇编语言程序的过程。 二.实验内容 将两个多位十进制数相加,要求被加数和加数均以ASCII码形式各自顺序存放在DATA1 ...
下载 2
·
查看 105
https://www.eeworm.com/dl/829989.html 技术资料

HC-05蓝牙模块最新资料包

HC-05最新资料,包括AT指令介绍,模块介绍,串口调试助手,单片机例程,模块的封装等等模块介绍:HC-05 蓝牙串口通信模块,是基于 Bluetooth Specification V2.0 带 EDR 蓝牙协议的数传模块。无线工作频段为 2.4GHz ISM,调制方式是 GFSK。模块最大发射功率为 4dBm,接收灵敏度-85dBm,板载 PCB 天线, ...
下载 12
·
查看 7632
https://www.eeworm.com/dl/836502.html 技术资料

VHDL的串行同步通信SPI设计.

这是一个衡量通信速度的参数。它表示每秒钟传送的bit的个数。例如300波特表示每秒钟发送300个bit,当我们提到时钟周期时,我们就是指波特率例如如果协议需要4800波特率,那么时钟是4800Hz,这意味着串口通信在数据线上的采样率为4800Hz,通常电话线的波特率为14400,28800和36600,波特率可以远远大于 ...
下载 9
·
查看 4516
https://www.eeworm.com/dl/837003.html 技术资料

基于freertos的低成本车载影音系统方案设计

摘要:研究基于移动存储介质的低成本、高性能车栽影音系统,结合FreeRTOS操作系統调度的实时性和VisualState状态机机制控制流程,该系统实时性强,并且性能稳定,具有广阔的市场前景,关键词:车载影音;碟片:USB/SD:FreeRTOS;VisualState状态机引言随着车载影音娱乐系统的普及,要求车载影音系统方 ...
下载 9
·
查看 4422
https://www.eeworm.com/dl/846092.html 技术资料

智能家居标准比较

智能家居标准比较,非常专业详细的技术资料.a) 1.1 Z-wave 和 ZigBee 都是基于无线射频上所发展出来的技术,属于硬件架构跟协议上的技术。 b) Z-wave 是由 SigmaDesign 所独立开发出来的技术,但缺乏国际标准为其依靠,应用上也仅止于家庭自动化。 c) ZigBee 能同时运用于医疗、安全等多种领 ...
下载 7
·
查看 5150
https://www.eeworm.com/dl/847867.html 技术资料

STM8L101F3P6开发的遥控器(NEC协议)

在网上找了好久几乎都没有关于遥控器发送的程序,就算有也是不符合工业标准,甚至很多根本都不能跑起来最后,实在没办法,还是自己搞吧STM8L101F3P6这个芯片自带一个IR模块,群里一问,很多大佬们都不知道还有这个模块还是自己搞吧看数据手册,全英文,网上找了好久,还是没有中文的数据手册,慢慢啃吧 ...
下载 6
·
查看 5225
https://www.eeworm.com/dl/896912.html 技术资料

JPEG编解码的FPGA仿真研究.rar

随着图像声纳技术的发展,对于大数据量图像数据的压缩成为必须要解决的一个课题。本文结合水声图像特点,应用VerilogHDL 语言在Quartus Ⅱ软件环境下设计实现了JPEG基本模式编解码器。 JPEG是国际标准化组织(ISO)和CCITT 联合制定的静态图像的压缩标准,是目前最常使用的图像存储格式。 论文首先介绍了 ...
下载 9
·
查看 2310
https://www.eeworm.com/dl/897040.html 技术资料

基于FPGA的同步数字复接系统的设计.rar

数字复接技术是数字通信网的一项重要技术,能够将若干路低速信号合并为一路高速信号,进而提高传输效率。应用可编程逻辑门阵列(FPGA)芯片实现复接系统便于修改电路结构,增强设计的灵活性,并且节约了系统资源。 本文基于FPGA的同步数字复接系统的设计与建模,首先介绍了EDA技术及其发展,然后对数字复 ...
下载 10
·
查看 3653
https://www.eeworm.com/dl/924312.html 技术资料

基于FPGA的同步数字复接系统的设计

数字复接技术是数字通信网的一项重要技术,能够将若干路低速信号合并为一路高速信号,进而提高传输效率。应用可编程逻辑门阵列(FPGA)芯片实现复接系统便于修改电路结构,增强设计的灵活性,并且节约了系统资源。 本文基于FPGA的同步数字复接系统的设计与建模,首先介绍了EDA技术及其发展,然后对数字复 ...
下载 5
·
查看 1034