搜索结果

找到约 3,142 项符合 牛顿环 的查询结果

按分类筛选

显示更多分类

学术论文 基于FPGA的GPS接收机基带处理器的研究与设计.rar

互联网、移动通信、星基导航是21世纪信息社会的三大支柱产业,而GPS系统的技术水平和发展历程代表着全世界卫星导航系统的发展状况。目前,我国已经成为GPS的使用大国,卫星导航产业链也已基本形成。然而,我们对GPS核心技术(即如何捕获卫星信号并保持对信号的跟踪)的研究还不够深入,我国GPS产品的核心部分多数还是靠进口。 ...
https://www.eeworm.com/dl/514/9098.html
下载: 62
查看: 1162

技术资料 基于FPGA的GPS接收机基带处理器的研究与设计.rar

互联网、移动通信、星基导航是21世纪信息社会的三大支柱产业,而GPS系统的技术水平和发展历程代表着全世界卫星导航系统的发展状况。目前,我国已经成为GPS的使用大国,卫星导航产业链也已基本形成。然而,我们对GPS核心技术(即如何捕获卫星信号并保持对信号的跟踪)的研究还不够深入,我国GPS产品的核心部分多数还是靠进口。 ...
https://www.eeworm.com/dl/896299.html
下载: 4
查看: 1453

技术资料 浮点除法运算在TMS320C3X_DSP中的实现

· 摘要:  对TMS320C3X中浮点数除法的实现方法进行了详细讨论,并给出汇编子程序.浮点数除法首先利用牛顿迭代法求出除数的倒数,然后再与被除数相乘,从而得出结果.该设计思想已经应用到实际系统中,实践证明,实现方法正确,运算效率高,具有一定的实用价值.   ...
https://www.eeworm.com/dl/956220.html
下载: 10
查看: 5310

电源技术 一种平均电流控制型开关调节系统的建模

文中对BUCK型DC_DC变换器进行了系统建模。为了得到包含平均电流调节开关控制方式的双环控制系统的简化模型,提出了一种电流环闭环传递函数的近似函数,并分别对电流控制器,电流补偿网络和功率级进行了建模,采用Mathcad进行仿真,得到系统相位裕度达到54°的结果。 ...
https://www.eeworm.com/dl/505/22797.html
下载: 194
查看: 1096

技术资料 基于SOPC的扩频接收机设计与实现

·摘要:  采用FPGA+DSP模式实现的扩频接收机存在开发周期长、实现难度大等缺点.针对该问题,基于可编程片上系统,利用FPGA内的嵌入式软核NiosII代替DSP处理器和通用控制器,在单片FPGA内实现整个BD/GLONASS组合导航定位接收机.阐述匹配滤波器、相关器、载波跟踪环和码跟踪环的算法理论与实现方法.在24 h内的静态定位结果 ...
https://www.eeworm.com/dl/934700.html
下载: 8
查看: 5335

技术资料 科氏流量计DSP算法及其仿真研究

·摘要:  提出用于科氏流量计的信号处理的新的DSP算法和仿真方法.包括线性调频Z变换算法,该算法用于信号测频初始化.通过只在窄带内密集抽样的方法,和传统方法比较,线性调频Z变换算法可以减少由于不足点采样而造成的频谱泄漏,改善计算精度并减少运算时间.还包括用于频率跟踪的锁相环仿真,锁相环可以极好地平滑噪声,跟 ...
https://www.eeworm.com/dl/943691.html
下载: 2
查看: 7331

技术资料 基于改进锁频锁相的高动态同步算法

·摘要:  针对卫星定位导航系统多谱勒频移大的特点,根据设计的实际系统推导出锁频锁相算法的理论表达式.对叉积算法得到的结果利用改进的平滑算法进行处理,降低了噪声方差.与此同时使锁频环和锁相环同时工作,加快了更新时间.对上述改进算法进行单片FPGA实现,采用NiosⅡ代替传统的DSP对算法的锁频锁相部分进行实现,增加 ...
https://www.eeworm.com/dl/944621.html
下载: 10
查看: 9418

技术资料 嵌入式DSP系统中SDF模型的层次化存储优化方法

· 摘要:  在同步数据流模型(SDF)描述的嵌入式数字信号处理(DSP)系统中,计算体单一出现调度(SAS)算法对于存在反馈环和数据密集处理的应用不可解或内存优化效果很差.文中提出了将SAS和Non-SAS类型调度算法相结合的层次化的存储优化方法,定义了数据密集分量和强连通分量来描述环和数据密集处理结构,并依据数据优先 ...
https://www.eeworm.com/dl/950420.html
下载: 8
查看: 947

学术论文 如何使运算放大器更加稳定工作.rar

运算放大器是一种应用非常广泛的器件,如何调整运算放大器的反馈环,以及如何面对各种不同特性的负载等等,是我们必须面对的一个问题。相信你读完本文你会有所斩获。
https://www.eeworm.com/dl/514/9480.html
下载: 94
查看: 1074

VHDL/FPGA/Verilog 这是我电子线路测试的作业

这是我电子线路测试的作业,在FPGA板上实现数字钟,(Max2环境)采用VHDL语言编写,非常适合初学者。具备24小时计时,校时,低高音整点报时,定时和多重功能选择的功能。
https://www.eeworm.com/dl/663/189835.html
下载: 29
查看: 1086