搜索结果
找到约 24,003 项符合
液位变送器 的查询结果
其他 LCD位图编辑器,有注册码,非常好用,可以输出你想要的位图格式,支持单色,彩色.
LCD位图编辑器,有注册码,非常好用,可以输出你想要的位图格式,支持单色,彩色.
VHDL/FPGA/Verilog 4位全加器原码
4位全加器原码,包括仿真码和4位计数器码。
文件格式 TLV5617AID双通道10位DA转换器源代码
TLV5617AID双通道10位DA转换器源代码
文章/文档 4位乘法器,4位除法器 8位数据锁存器,8位相等比较器,带同步复位的状态 机,元件例化与层次设计,最高优先级编码器
4位乘法器,4位除法器 8位数据锁存器,8位相等比较器,带同步复位的状态
机,元件例化与层次设计,最高优先级编码器
VHDL/FPGA/Verilog 设计一个字节(8 位)比较器。 要求:比较两个字节的大小
设计一个字节(8 位)比较器。
要求:比较两个字节的大小,如a[7:0]大于 b[7:0]输出高电平,否则输出低电平,改写测试
模型,使其能进行比较全面的测试 。
VHDL/FPGA/Verilog 用verlog语言编的一些基础实验,适合于FPGA/CPLD的初学者。内容包括8位优先编码器
用verlog语言编的一些基础实验,适合于FPGA/CPLD的初学者。内容包括8位优先编码器,乘法器,除法器,多路选择器,二进制转BCD码,加法器,减法器等等。
嵌入式/单片机编程 成都理工大学基于MAXPLUS II 的设计过程报告内涵有源程序及设计过程中的调试:在文本编辑窗口中输入二进制8位优先编码器的程序; 3设计驱动显示程序如下: 5采用原理图方式设计如下: 6引角
成都理工大学基于MAXPLUS II 的设计过程报告内涵有源程序及设计过程中的调试:在文本编辑窗口中输入二进制8位优先编码器的程序;
3设计驱动显示程序如下:
5采用原理图方式设计如下:
6引角分配图如下:
7仿真结果如下:
其他嵌入式/单片机内容 基于PC104的24位数据采集器的完整源码
基于PC104的24位数据采集器的完整源码,从初始数据采集输入到编码,GPS微妙级对时,输出规定格式以及服务响应
VC书籍 以DSP為基礎之數位濾波器之設計,本計劃即是利用數位訊號處理(DSP)來設計無限脈衝響應(IIR)及有限脈衝響應(FIR)濾波器。
以DSP為基礎之數位濾波器之設計,本計劃即是利用數位訊號處理(DSP)來設計無限脈衝響應(IIR)及有限脈衝響應(FIR)濾波器。