搜索结果

找到约 7,961 项符合 测控仪 的查询结果

教程资料 设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪

设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪
https://www.eeworm.com/dl/Protel/doc/17758.html
下载: 28
查看: 1074

教程资料 fpga的串口编程vi控件库

fpga的串口编程vi控件库,提供了多种vi
https://www.eeworm.com/dl/fpga/doc/17800.html
下载: 141
查看: 1045

教程资料 VHDL设计的ds18b20的测温程序

VHDL设计的ds18b20的测温程序,欢迎测试请不要直接复制,可能不好显示。
https://www.eeworm.com/dl/fpga/doc/18112.html
下载: 41
查看: 1100

教程资料 多路18b20测温显示系统,可同时测量n个第三18b20

多路18b20测温显示系统,可同时测量n个第三18b20
https://www.eeworm.com/dl/proteus/doc/18165.html
下载: 167
查看: 1120

教程资料 CPLD在交流电机控制系统中的测速应用

CPLD在交流电机控制系统中的测速应用,里面有一段程序,希望有帮助
https://www.eeworm.com/dl/Protel/doc/18423.html
下载: 96
查看: 1058

教程资料 Verilog实现的DDS正弦信号发生器和测频测相模块

Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
https://www.eeworm.com/dl/fpga/doc/18425.html
下载: 52
查看: 1147

教程资料 FPGA时钟分析

FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析.
https://www.eeworm.com/dl/fpga/doc/18456.html
下载: 80
查看: 1054

教程资料 VERILOG HDL 实际工控项目源码

VERILOG HDL 实际工控项目源码\r\n开发工具 altera quartus2
https://www.eeworm.com/dl/fpga/doc/18752.html
下载: 114
查看: 1080

教程资料 Protel99画的一款四层工控板内容详细

Protel99画的一款四层工控板内容详细,使用方便
https://www.eeworm.com/dl/Protel/doc/18944.html
下载: 72
查看: 1064

教程资料 Proteus环境下直流电机测速程序

Proteus环境下直流电机测速程序,包括显示程序,直接可用
https://www.eeworm.com/dl/proteus/doc/19053.html
下载: 172
查看: 1146