搜索结果
找到约 32,144 项符合
显示译码器 的查询结果
按分类筛选
技术资料 计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集: 100进制电路测试
计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集:100进制电路测试.ms10100进制电路测试.ms10 (Security copy)74LS161测试电路.ms1074LS161测试电路.ms10 (Security copy)74LS192电路.ms1074LS192电路.ms10 (Security copy)D触发器到T'触发器测试.ms10D触发器到T'触发器测试.ms10 (Security ...
技术资料 3-8译码器74HC138芯片手册
3-8译码器74HC138芯片手册,有需要的可以参考!
VHDL/FPGA/Verilog 秒表的逻辑结构比较简单
秒表的逻辑结构比较简单,它主要由、显示译码器、分频器、十进制计数器、报警器和六进制计数器组成。在整个秒表中最关键是如何获得一个精确的100Hz计时脉冲,除此之外,整个秒表还需要一个启动信号和一个归零信号,以便能够随时启动及停止。
秒表有六个输出显示,分别为百分之一秒,十分之一秒、秒、十秒、分、十分,所以共 ...
可编程逻辑 高级FPGA教学实验指导书-逻辑设计
第一章、ALTERA QUATUSII 5.0 使用介绍...................................... 3
1. 概述.................................................................. 3
2. QUATUSII 设计过程..................................................... 5
2.1. 建立工程.......................................................... ...
笔记 vdhl数字时钟报告
数字时钟主要由:分频器、扫描显示译码器、六十进制计数器(或十进制计数器与六进制计数器)、十二进制计数器(或二十四进制计数器)电路组成。在整个秒表中最关键的是如何获得一个精确的1Hz计时脉冲,除此之外,整个数字时钟还需要有启动信号和置数信号,以便使数字时钟能随意停止和启动 ...
应用设计 十六进制七段数码显示器的Verilog设计
学习7段数码显示译码器、十六进制计数器以及顶层连接模块的Verilog设计;
2、掌握组合逻辑,时序逻辑以及用例化语句实现顶层模块的Verilog设计方法;
3、熟悉QuartusⅡ的整个设计流程,仿真方法,引脚锁定,下载及测试方法。
...
技术资料 [从零开始学数字电子技术].李建清.扫描版
按照结构清晰、层次分明的原则,本书可分为以下几部分:第一部分为数字电路基础篇。主要包括第一章。重点介绍了数字电路的一些基础知识,如数字电路与模拟电路的比较、数字电路的分类、数制与编码等,它们是分析和理解数字电路的基础。第二部分为逻辑门和组合逻辑电路篇。主要包括第二章、第三章。重点介绍了两个方面的内容 ...
技术资料 基于Proteus的数电课程设计乒乓球游戏机
第一章设计任务书一、设计题目:乒乓球比赛游戏机二、设计要求:1.设计一个甲、乙双方参赛,裁判参与的乒乓球比赛游戏模拟机。2.用8个发光二极管排成一条直线,以中点为界,两边各代表参赛双方的位置,其中点亮的发光二极管代表“乒乓球”的当前位置,点亮的发光二极管依次由左向右或由右向左移动。3.当球运动到某方的最后 ...
VIP专区 VIP专区-嵌入式/单片机编程源码精选合集系列(83)
VIP专区-嵌入式/单片机编程源码精选合集系列(83)资源包含以下内容:1. TI MSP430 I2C模块实现 日历时钟系统设计方案的源码 全部代码.2. 基于TI MSP430
的SmartMedia卡的本地存储系统源码.3. Altera CycloneIII_Starter_Kit 开发板原理图.4. 嵌入式程序.5. 飞利普ARM2132电路原理图及PCB图,protel99格式。.6. 在Quartus下 ...
文章/文档 数字式计时器一般都由震荡器
数字式计时器一般都由震荡器,分频器,译码器及显示几部分组成。其中震荡器和分频器组成标准秒信号发生器,接成各种不同进制的计数器组成计时系统,译码器,显示器组成显示系统,另外一些组合电路组成校时调节系统。