搜索结果

找到约 25,521 项符合 显示模块 的查询结果

按分类筛选

显示更多分类

学术论文 TFTLCD显示系统的设计

如今IC设计进入了SOC(System-on-chip)设计时代。SOC是指在单一芯片上集成了微控制器、数字信号处理器、存储器、I/O接口等,可以实现信号采集、转换、存储、处理等功能的芯片。SOC设计是基于IP可重用性的设计过程。现在已有不少公司成功地开发了各种SOC总线规范,以便于IP核的可复用性设计。其中,ARM公司开发的AMBA(Advance ...
https://www.eeworm.com/dl/514/12390.html
下载: 191
查看: 1081

学术论文 基于FPGA的HDMI显示系统的设计与实现

伴随着多媒体显示和传输技术的发展,人们获得了越来越高的视听享受。从传统的模拟电视,到标清、高清、全高清。与显示技术发展结伴而行的是显示接口技术的发展,从模拟的AV端子,S-Video和VGA接口,到数字显示的DVI接口,技术上经历了一个从模拟到数字,从并行到串行,从低速到高速的发展过程。 HDMI是最新的高清晰度多媒体接口,它 ...
https://www.eeworm.com/dl/514/12424.html
下载: 85
查看: 1087

学术论文 基于FPGA的体视摄像显示技术的研究

体视摄像显示技术的研究以应用于微创伤外科的光电医疗仪器——三维电视内窥镜的开发与研制为背景,设计研究一种基于FPGA技术的立体显示系统,以满足三维立体内窥镜、战场立体观察系统和立体电影等设备的技术要求。 主要研究内容是对体视摄像显示系统的进行硬件电路设计、VerilogHDL 语言的软件编程、并采用MCU(Micro Contro ...
https://www.eeworm.com/dl/514/12570.html
下载: 193
查看: 1062

学术论文 基于FPGA的液晶显示控制系统

本文对基于FPGA的液晶显示控制系统的设计与实现进行了研究。设计中从LCD技术参数着手,通过对显示驱动系统结构与工作原理的研究,设计出显示控制系统的框图及各功能模块的VHDL程序,通过单片机系统配置FPGA芯片,控制LCD显示相应的汉字和图形。LCD显示控制系统由显示控制电路、显示驱动电路和相关外围辅助电路组成。显示控 ...
https://www.eeworm.com/dl/514/12590.html
下载: 116
查看: 1069

学术论文 基于FPGA的指纹识别模块设计

随着 EDA 技术及微电子技术的飞速发展,现场可编程门阵列(Field Programmable Gate Array,简称 FPGA)的性能有了大幅度的提高,FPGA的设计水平也达到了一个新的高度。基于FPGA的嵌入式系统设计为现代电子产品设计带来了更大的灵活性,以Nios Ⅱ软核处理器为核心的SOPC(System on Programmable Chip)系统便是把嵌入式系统应 ...
https://www.eeworm.com/dl/514/12593.html
下载: 195
查看: 1082

学术论文 基于FPGA的智能卡加密模块

随着计算机和信息技术的飞速发展,信息的安全性越来越受到人们的重视。敏感信息的电子化在使用户得到便利的同时,数据、资源免泄漏也成为了人们必须注意的一个大隐患。在这个信息全球化的时代,病毒、黑客、电子窃听欺骗、网络攻击都是人们所必须面对的重大问题。出于这种需要,加密自然吸引了人们的注意力,而传统的软件加 ...
https://www.eeworm.com/dl/514/13083.html
下载: 192
查看: 1048

单片机相关 J:\HY-SRF05超声波模块(全部资料)

J:\HY-SRF05超声波模块(全部资料) 内有51,pic测距程序,显示程序1602,12864,等还有模块原理图等
https://www.eeworm.com/dl/549/16307.html
下载: 82
查看: 1251

教程资料 相关于fpga的vga显示的控制

相关于fpga的vga显示的控制,包括模块,设计思路,方案等重要代码
https://www.eeworm.com/dl/fpga/doc/17745.html
下载: 37
查看: 1074

教程资料 基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究

针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的 ...
https://www.eeworm.com/dl/fpga/doc/18155.html
下载: 36
查看: 1088

教程资料 Verilog实现的DDS正弦信号发生器和测频测相模块

Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
https://www.eeworm.com/dl/fpga/doc/18425.html
下载: 52
查看: 1147