搜索结果
找到约 1,079 项符合
时序 的查询结果
按分类筛选
- 全部分类
- 学术论文 (184)
- 单片机开发 (124)
- VHDL/FPGA/Verilog (90)
- 单片机编程 (88)
- 技术资料 (80)
- 可编程逻辑 (48)
- 教程资料 (46)
- 其他书籍 (41)
- 嵌入式/单片机编程 (40)
- 其他 (27)
- VIP专区 (24)
- 系统设计方案 (17)
- 微处理器开发 (15)
- 其他嵌入式/单片机内容 (13)
- DSP编程 (12)
- 模拟电子 (11)
- 软件设计/软件工程 (10)
- 电源技术 (9)
- 电子书籍 (9)
- PCB相关 (8)
- 通讯编程文档 (8)
- 文章/文档 (8)
- 技术教程 (7)
- 技术书籍 (7)
- 接口技术 (7)
- 教程资料 (6)
- 传感与控制 (6)
- 嵌入式综合 (6)
- 文件格式 (6)
- 精品软件 (6)
- ALTERA FPGA开发软件 (5)
- 汇编语言 (5)
- Linux/Unix编程 (5)
- 测试测量 (4)
- 技术管理 (4)
- 教程 (4)
- 源码 (4)
- 通信网络 (3)
- 无线通信 (3)
- 工控技术 (3)
- 仿真技术 (3)
- matlab例程 (3)
- 嵌入式Linux (3)
- 数值算法/人工智能 (3)
- Java编程 (3)
- 书籍源码 (3)
- 笔记 (3)
- 经验 (3)
- 其他文档 (2)
- 资料/手册 (2)
- 开发工具 (2)
- USB编程 (2)
- 压缩解压 (2)
- 并行计算 (2)
- 操作系统开发 (2)
- 百货/超市行业 (2)
- 软件工程 (2)
- 教育系统应用 (2)
- 电子技术 (2)
- 书籍 (2)
- 实用电子技术 (1)
- C/C++语言编程 (1)
- 经验分享 (1)
- 行业应用文档 (1)
- XILINX FPGA开发软件 (1)
- 教材/考试/认证 (1)
- 教程资料 (1)
- Mentor (1)
- ARM (1)
- 视频教程 (1)
- 通讯/手机编程 (1)
- 人工智能/神经网络 (1)
- Java书籍 (1)
- 驱动编程 (1)
- 中间件编程 (1)
- 串口编程 (1)
- 电子政务应用 (1)
- MTK (1)
- 编辑器/阅读器 (1)
- VC书籍 (1)
- 3G开发 (1)
- Matlab (1)
- 电子书籍 (1)
- VHDL/Verilog/EDA源码 (1)
- 其他 (1)
- 论文 (1)
- 手册 (1)
- 应用设计 (1)
可编程逻辑 七天玩转Altera:学习FPGA必经之路
七天玩转Altera:学习FPGA必经之路包括基础篇、时序篇和验证篇三个部分。
可编程逻辑 基于FPGA的实时视频信号处理平台的设计
提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Alte ...
可编程逻辑 可编辑程逻辑及IC开发领域的EDA工具介绍
EDA (Electronic Design Automation)即“电子设计自动化”,是指以计算机为工作平台,以EDA软件为开发环境,以硬件描述语言为设计语言,以可编程器件PLD为实验载体(包括CPLD、FPGA、EPLD等),以集成电路芯片为目标器件的电子产品自动化设计过程。“工欲善其事,必先利其器”,因此,EDA工具在电子系统设计中所占的份量越 ...
可编程逻辑 基于FPGA的运动估计设计
本文采用了技术比较成熟的VHDL语言进行设计,并使用Quartus II软件进行时序仿真。由仿真结果可知,无论是在功能的实现上还是在搜索的准确性、高效性以及FPGA片上资源的利用率上,本设计方案都具有明显的优越性。
可编程逻辑 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
可编程逻辑 HDL的可综合设计简介
本文简单探讨了verilog HDL设计中的可综合性问题,适合HDL初学者阅读
 
用组合逻辑实现的电路和用时序逻辑实现的
电路要分配到不同的进程中。
不要使用枚举类型的属性。
Integer应加范围限制。
通常的可综合代码应该是同步设计。
避免门级描述,除非在关键路径中。
...
可编程逻辑 WP362-利用设计保存功能实现可重复的结果
 
FPGA 设计不再像过去一样只是作为“胶连逻辑 (Gluelogic)”了,由于其复杂度逐年增加,通常还会集成极富挑战性的 IP 核,如 PCI Express® 核等。新型设计中的复杂模块即便不作任何改变也会在满足 QoR(qualityof-result) 要求方面遇到一些困难。保留这些模块的时序非常耗时,既让人感到头疼, ...
可编程逻辑 高速PCB经验与技巧
EDA技术已经研发出一整套高速PCB和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设计分析的方方面面:静态时序分析、信号完整性分析、EMI/EMC设计、地弹反射分析、功率分析以及高速布线器。
可编程逻辑 基于CPLD的VHDL语言数字钟(含秒表)设计
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。
本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH ...
可编程逻辑 FPGA/CPLD与USB技术的无损图像采集卡
介绍了外置式USB无损图像采集卡的设计和实现方案,它用于特殊场合的图像处理及其相关领域。针对图像传输的特点,结合FPCA/CPLD和USB技术,给出了硬件实现框图,同时给出了PPGA/CPLD内部时序控制图和USB程序流程图,结合框图和部分程序源代码,具体讲述了课题中遇到的难点和相应的解决方案。 ...