搜索结果

找到约 31,622 项符合 数据接口 的查询结果

按分类筛选

显示更多分类

学术论文 高速并行信号处理板数据接口与控制的FPGA设计

随着信息社会的发展,人们要处理的各种信息总量变得越来越大,尤其在处理大数据量与实时处理数据方面,对处理设备的要求是非常高的。为满足这些要求,实时快速的各种CPU、处理板应运而生。这类CPU与板卡处理数据速度快,效率高,并且不断的完善与发展。此类板卡要求与外部设备通讯,同时也要进行内部的数据交换,于是板卡的 ...
https://www.eeworm.com/dl/514/11962.html
下载: 69
查看: 1065

技术资料 基于 CoDeSys 的软 PLC 标准数据接口研究与实现

摘要:基于实时多任务VxWorks操作系统和CoDeSys开发环境的软PLC实现一种通用数据交互标准化接1:1。该接口实现于系统软件层,上层应用只需通过变量名就可以对变量进行操作, 实现了上层用户对数据的透明访问.如CoDeSys工程间数据的交互、多级PLC间数据的交互以及主控制任务与子控制任务的数据共享。实验验证了交互数据的有 ...
https://www.eeworm.com/dl/839243.html
下载: 8
查看: 6629

单片机开发 RS-485接口具有较强的抗干扰性

RS-485接口具有较强的抗干扰性,数据传输的距离较远,在一些应用中常常需要把RS-232标准的信号转换为RS-485的标准信号进传输。图中所示电路允许数据在RS-232/RS-485这两个不兼容的串行数据接口间传递。传输速度为480波特时,传输距离可达1750米。图中双RS-232收发器IC1将主机(PC)输出的RS-232电平转换为TTL电平,驱动高速RS ...
https://www.eeworm.com/dl/648/226051.html
下载: 73
查看: 1129

其他 (1)为客户提供24小时方便快捷的在线订购服务。 (2)商品信息的维护与管理,包括价格的调整、现有商品信息的修改、新商品信息的加入、过时商品信息的删除等。 (3)高效的商品数据方案,对商品信息进行

(1)为客户提供24小时方便快捷的在线订购服务。 (2)商品信息的维护与管理,包括价格的调整、现有商品信息的修改、新商品信息的加入、过时商品信息的删除等。 (3)高效的商品数据方案,对商品信息进行科学、灵活地分类、存储,方便客户迅速从少则几万,多则几十万甚至上百万种商品中找出自己所需商品。 (4)强大、方便、快 ...
https://www.eeworm.com/dl/534/297820.html
下载: 196
查看: 1100

企业管理 齐鲁石化某分公司的数据采集管理系统

齐鲁石化某分公司的数据采集管理系统,可以对采集到的数据进行分类汇总和数据管理,并可以生成数据接口提供给ERP客户端。
https://www.eeworm.com/dl/632/413862.html
下载: 117
查看: 1054

学术论文 基于PLC的微型燃机发电机组控制系统的研究.rar

微型燃微型燃气轮发电机组由涡轮机、压缩机、燃烧室、回热器、轴承、高速发电机、电力变换系统、喷油系统等部分组成。它是一种环保型发电装置,它可用作常规机组或紧急备用电源,也可以用于分布式发电及冷热电联供系统、汽车混合动力系统和微型燃机-燃料电池联合系统等领域。因此,研究这种动力装置具有很重要的实用意义。 ...
https://www.eeworm.com/dl/514/8132.html
下载: 96
查看: 1075

学术论文 基于CANopen的地铁列车牵引转矩控制研究.rar

地铁列车牵引转矩控制是影响列车安全可靠运行的重要因素,牵引变流模块是整个列车交流传动系统的核心设备,而牵引转矩控制又是最关键的部分。本文以某城市国产化地铁列车为研究对象,主要针对牵引转矩控制方案进行研究并通过设计列车通信网络对牵引转矩实施监测。 论文首先介绍地铁列车牵引转矩控制的研究现状,分析目前高 ...
https://www.eeworm.com/dl/514/8482.html
下载: 84
查看: 1070

学术论文 基于FPGA的ADC并行测试方法研究.rar

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
https://www.eeworm.com/dl/514/9060.html
下载: 51
查看: 1080

学术论文 IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现

  本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧 ...
https://www.eeworm.com/dl/514/10057.html
下载: 173
查看: 1100

行业应用文档 I2C总线串行数据接口的Verilog 实现

本文介绍了I2C总线规范,并根据该规范对I2C进行模块化设计,用Verilog HDL 语言对每个模块进行具体描述,并通过模块之间的调用,基本实现了I2C的主机从机的发送和接收功能。关
https://www.eeworm.com/dl/509/12157.html
下载: 55
查看: 1092