搜索结果
找到约 14,308 项符合
数字验证 的查询结果
按分类筛选
- 全部分类
- 学术论文 (238)
- 技术资料 (45)
- 教程资料 (12)
- VHDL/FPGA/Verilog (12)
- 可编程逻辑 (10)
- Java编程 (9)
- 加密解密 (9)
- VIP专区 (9)
- 模拟电子 (8)
- 其他书籍 (6)
- 其他 (6)
- 通信网络 (5)
- 嵌入式/单片机编程 (5)
- 单片机开发 (5)
- CA认证 (5)
- 技术书籍 (4)
- 系统设计方案 (4)
- DSP编程 (4)
- matlab例程 (3)
- 汇编语言 (3)
- 软件设计/软件工程 (3)
- 单片机编程 (2)
- 无线通信 (2)
- 测试测量 (2)
- Linux/Unix编程 (2)
- Java书籍 (2)
- 精品软件 (2)
- 电路图 (1)
- 行业应用文档 (1)
- 实用工具 (1)
- 电源技术 (1)
- 嵌入式综合 (1)
- 工控技术 (1)
- 通讯编程文档 (1)
- 文章/文档 (1)
- 数值算法/人工智能 (1)
- 其他数据库 (1)
- 中间件编程 (1)
- 并行计算 (1)
- 电子政务应用 (1)
- JavaScript (1)
- 数据库系统 (1)
- 易语言编程 (1)
- 技术管理 (1)
- 书籍源码 (1)
- 文件格式 (1)
- 微处理器开发 (1)
- 习题答案 (1)
- 软件 (1)
其他书籍 Multisim 10实现的简易数字钟
Multisim 10实现的简易数字钟,有时钟分钟。带有信号分析仪的验证波形
嵌入式/单片机编程 用verilog实现的数字跑表
用verilog实现的数字跑表,下载到FPGA开发板上验证通过。下载后从新分配引脚即可用。
Java编程 第二种生成验证码的jsp代码
第二种生成验证码的jsp代码,有随机数字和字母组合成
Linux/Unix编程 随机产生四个不同数字(如 1234)
随机产生四个不同数字(如 1234),要求玩家猜出这组数字,并验证数字的正误,若错误给出提示,比如玩家猜5678 提示 0A0B, 1432提示1A3B,(A表示数字与所在位均对,B表示数字对但所在位不对)每次限十次机会。
系统设计方案 使用VHDL语言编写的简易数字存储示波器
使用VHDL语言编写的简易数字存储示波器,用MAX+PlusII仿真验证。VHDL编写了采样、存储写、存储读和显示4个模块。采样使用ADC0809,存储器使用6264,显示使用DAC0832。
其他书籍 在数字电视终端MPEG II 解码器测试中
在数字电视终端MPEG II 解码器测试中,解码能力测试是一个很关键的环节,即验证在前端输入码流满足TR 101 290 标准的前提下接收终端能正常解码,输出同步的视音频模拟信号。PCR 抖动
是影响接收终端解码的关键因素。本文深入探究了PCR 的功能和物理意义,并在分析PCR 抖动原因及其
测试参数的基础上,讨论了基于波形、幅度 ...
微处理器开发 为了满足多种电力电子变换器对其控制平台的不同要求,缩短开发时间,实现控制平台硬件的通用化和软件 的模块化,在基于双定点数字信号处理器(DSP)TMS320LF2407的大容量变换器专用控制平台的基础
为了满足多种电力电子变换器对其控制平台的不同要求,缩短开发时间,实现控制平台硬件的通用化和软件
的模块化,在基于双定点数字信号处理器(DSP)TMS320LF2407的大容量变换器专用控制平台的基础上,
提出了电力电子变换通用控制平台的设计目标。描述了基于定点和浮点DSP(TMS320F2812和TMS320VC33)的通用
控制平台各单元的设计方 ...
VHDL/FPGA/Verilog 夏宇闻数字逻辑设计
国内最早推广VERILOG设计方法,有丰富工程实践经验,曾获得包括国家发明二等奖在内的多项国家级奖励,是业界公认的大师。 夏宇闻老师为VERILOG设计方法在中国的推广和应用做了大量工作,曾编写和翻译的著作有《Verilog 数字系统设计教程》、《Verilog HDL 数字设计与综合》、《SystemVerilog 验证方法学》和《数字逻辑基础 ...