搜索结果

找到约 14,308 项符合 数字频率合成 的查询结果

模拟电子 电子设计大赛:波形合成与分解(包含所有电路图讲解、程序代码)(853594759)

全国大学生电子设计(课题:波形的合成与分解) 1 任务 设计制作一个具有产生多个不同频率的正弦信号,并将这些信号再合成为近似方波和三角波功能的电路。系统示意图如图1所示: 2要求 2.1 方波振荡器的信号经分频与滤波处理,同时产生频率为1kHz和3kHz与5kHz的正弦波信号,这三种信号应具有确定的相位关系;产生的信号波形 ...
https://www.eeworm.com/dl/571/20198.html
下载: 40
查看: 1308

数值算法/人工智能 多抽样率频率抽样FIR 数字滤波器设计

多抽样率频率抽样FIR 数字滤波器设计
https://www.eeworm.com/dl/518/103339.html
下载: 141
查看: 1044

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
https://www.eeworm.com/dl/663/131276.html
下载: 199
查看: 1281

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF ...
https://www.eeworm.com/dl/663/137276.html
下载: 122
查看: 1094

单片机开发 此频率计是用单片机89C51和几块数字电路几个三极管

此频率计是用单片机89C51和几块数字电路几个三极管,和一个微波集成电路构成。可测量频率最高为2G!分辨力为1HZ!电路中R16---R27电阻阻值为1K。这文件包里有两符制作成功后的图片! 二个SCH。一个PCB文件。一个PDF文件。和一个程序HEX文件。制作的时候只要按线路板接好元件,然后把程序HEX文件烧写到单片机内,就可以调试 ...
https://www.eeworm.com/dl/648/138421.html
下载: 78
查看: 1082

DSP编程 数字滤波的设计:FIR滤波器,设计滤波器采样频率为600hz

数字滤波的设计:FIR滤波器,设计滤波器采样频率为600hz,截止频率200hz的高通滤波器
https://www.eeworm.com/dl/516/151688.html
下载: 190
查看: 1121

微处理器开发 基于ARM平台的等精度数字显示频率计的设计,已通过测试

基于ARM平台的等精度数字显示频率计的设计,已通过测试
https://www.eeworm.com/dl/655/156545.html
下载: 168
查看: 1058

通讯编程文档 制作可把音乐频率转换成数字代码的程序(源文件)

制作可把音乐频率转换成数字代码的程序(源文件)
https://www.eeworm.com/dl/646/160422.html
下载: 128
查看: 1057

通讯/手机编程 数字滤波器是一种具有频率选择性的离散线性系统

数字滤波器是一种具有频率选择性的离散线性系统,在信号数字处理中有着 广泛的应用。数字滤波器的设计实际上是确定其系统函数H (z)并实现的过程。本文介绍了 用MATLAB设计、实现和分析HR数字滤波器的方法。
https://www.eeworm.com/dl/527/161779.html
下载: 170
查看: 1053

matlab例程 信号的产生及频率特性分析。(数字信号处理)

信号的产生及频率特性分析。(数字信号处理)
https://www.eeworm.com/dl/665/162054.html
下载: 22
查看: 1082