搜索结果
找到约 14,308 项符合
数字频率合成 的查询结果
按分类筛选
通讯/手机编程 matlab 实现频率合成,频率调制功能代码,测试通过,其中基本波形需自己制作.
matlab 实现频率合成,频率调制功能代码,测试通过,其中基本波形需自己制作.
单片机开发 数字频率计数器又称通用计数器
数字频率计数器又称通用计数器,是电子测量领域中最常见的测量仪器之一。它可以测量正弦波的频率(周期),脉冲波的频率(周期),脉冲宽度等时间参数。在通信,电子等领域中有广泛的应用。本文对传统的测频方法中存 在的精度低的问题进行了分析:数字频率计数器在测量高频信号时能够达到足够高的测量精度,但在测低频信号 ...
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
VHDL/FPGA/Verilog 采用Verilog HDL语言编写的数字频率计
采用Verilog HDL语言编写的数字频率计,被测波形分别为方波、三角波和正弦波;采用6个数码管显示结果,三档量程可调,工程价值很高,
嵌入式/单片机编程 Direct Digital Synthesis (DDS),最好用的可步进的数字频率发生器的方法
Direct Digital Synthesis (DDS),最好用的可步进的数字频率发生器的方法,此代码本人亲自编写,用于当年电子设计大赛。注意其中有个模块用于与单片机通信,可以使用、下载到芯片中,仅供学习使用!
VHDL/FPGA/Verilog 基于FPGA的数字频率计的设计
基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
VHDL/FPGA/Verilog 课程设计-数字频率计 能够很好实现频率计功能
课程设计-数字频率计
能够很好实现频率计功能
系统设计方案 直接数字频率合成器设计
直接数字频率合成器设计
VHDL/FPGA/Verilog 基于FPGA的直接数字频率合成器的设计与实现.
基于FPGA的直接数字频率合成器的设计与实现.