搜索结果
找到约 15,199 项符合
数字锁相环 的查询结果
按分类筛选
- 全部分类
- 学术论文 (39)
- VHDL/FPGA/Verilog (28)
- 技术资料 (16)
- 系统设计方案 (10)
- 其他 (9)
- 教程资料 (8)
- 电子书籍 (8)
- 技术书籍 (7)
- 其他书籍 (7)
- 模拟电子 (5)
- 软件设计/软件工程 (5)
- 通讯/手机编程 (4)
- matlab例程 (4)
- 电子书籍 (4)
- 单片机编程 (3)
- 通讯编程文档 (3)
- 文件格式 (3)
- VIP专区 (3)
- 通信网络 (2)
- 可编程逻辑 (2)
- 其他嵌入式/单片机内容 (2)
- 邮电通讯系统 (2)
- 文章/文档 (2)
- 单片机开发 (2)
- 源码 (2)
- 电路图 (1)
- 电源技术 (1)
- 无线通信 (1)
- 测试测量 (1)
- 操作系统开发 (1)
- DSP编程 (1)
- 中间件编程 (1)
- RFID编程 (1)
- *行业应用 (1)
单片机开发 基于ADF4106的锁相环程序
基于ADF4106的锁相环程序,4106由单片机C8051F530提供控制字,输出频率3.6GHz,已经在单班上进行过调试。
嵌入式/单片机编程 关于在FPGA或CPLD锁相环PLL原理与应用,介绍用FPGA的分频技术.
关于在FPGA或CPLD锁相环PLL原理与应用,介绍用FPGA的分频技术.
单片机开发 c8051120锁相环
c8051120锁相环,定时器3的初始化和使用
系统设计方案 FPGA弹弓无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术
FPGA弹弓无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术
其他嵌入式/单片机内容 这是锁相环芯片MC145170程序
这是锁相环芯片MC145170程序,单片机是用at89s52的
VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
matlab例程 该程序描述了二阶锁相环的环路滤波器的设计和线性模型分析
该程序描述了二阶锁相环的环路滤波器的设计和线性模型分析
通讯/手机编程 基于锁相环的BPSK
基于锁相环的BPSK,QPSK的调制解调程序,并给出了仿真结果
单片机开发 MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.
MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.