搜索结果
找到约 52,878 项符合
数字钟设计 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (30)
- VIP专区 (25)
- 单片机开发 (23)
- 汇编语言 (14)
- 可编程逻辑 (12)
- 技术资料 (12)
- 单片机编程 (10)
- 教程资料 (9)
- 软件设计/软件工程 (8)
- 其他 (8)
- 系统设计方案 (7)
- 模拟电子 (5)
- 其他书籍 (4)
- 嵌入式/单片机编程 (4)
- 其他文档 (2)
- 教程资料 (2)
- 文章/文档 (2)
- 电子书籍 (2)
- 学术论文 (1)
- 技术书籍 (1)
- PCB相关 (1)
- DSP编程 (1)
- 压缩解压 (1)
- 文件格式 (1)
- 教育系统应用 (1)
- 电子技术 (1)
- 单片机相关 (1)
- 论文 (1)
- 其他 (1)
- 源码 (1)
单片机编程 单片机数字钟的设计+包含电路图+c语言程序+mcs-51单片机
该文档详细介绍数字钟的设计
单片机编程 基于PIC16F887单片机的数字钟课程设计报告
基于PIC16F887单片机的数字钟课程设计报告。
单片机编程 数字钟实验电路的设计与仿真
数字钟实验电路的设计与仿真
教程资料 用FPGA设计多功能数字钟
用FPGA设计多功能数字钟
可编程逻辑 基于Protel的数字钟双面电路板设计
针对数字钟双面板设计较为复杂的问题,利用国内知名度最高、应用最广泛的电路辅助设计软件Protel dxp 2004进行了电路板设计,本文提供了设计的一些方法和技巧,快速、准确地完成数字钟双面电路板的设计,采用双面板设计,布线面积是同样大小的单面板面积的两倍,其布线可以在两面间互相交错,所以更节省空间。
...
可编程逻辑 用FPGA设计多功能数字钟
用FPGA设计多功能数字钟
可编程逻辑 基于CPLD的VHDL语言数字钟(含秒表)设计
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。
本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH ...
可编程逻辑 基于Verilog HDL设计的多功能数字钟
本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。
关键词:Verilog HDL;硬件描述语言;FPGA
Abstract: In this ...
单片机开发 此文件是本人设计的一个多功能数字钟的详细资料,现供大家参考.
此文件是本人设计的一个多功能数字钟的详细资料,现供大家参考.
系统设计方案 汇编课程设计报告书(内含源程序):数字钟及多模块程序设计
汇编课程设计报告书(内含源程序):数字钟及多模块程序设计