搜索结果
找到约 33,582 项符合
数字追频控制 的查询结果
微处理器开发 μC/OS-II实验程序说明 软件版本:V1.0 日期:2005-05-25 多任务是指多个任务在操作系统的控制下同时运行
μC/OS-II实验程序说明
软件版本:V1.0 日期:2005-05-25
多任务是指多个任务在操作系统的控制下同时运行,它的实现实际上是靠操作系统在
多个任务之间进行切换和调度。在多任务系统中,内核负责管理各个任务,即为每个任务
分配CPU时间,并且负责各任务之间的通讯。μC/OS-II操作系统最多可以支持64个任务。
每个 ...
单片机开发 基于MSC51的数字钟。采用PCF8563作为日历芯片
基于MSC51的数字钟。采用PCF8563作为日历芯片,ZLG7290显示和键盘控制。具有5个闹钟源。同时可以修改报时时间和报时音效和LED灯效。
其他 介绍了滤波器的基本原理 本节所述内容属于模拟滤波范围。主要介绍模拟滤波器原理、种类、数学模型、主要参数、RC滤波器设计。尽管数字滤波技术已得到广泛应用
介绍了滤波器的基本原理
本节所述内容属于模拟滤波范围。主要介绍模拟滤波器原理、种类、数学模型、主要参数、RC滤波器设计。尽管数字滤波技术已得到广泛应用,但模拟滤波在自动检测、自动控制以及电子测量仪器中仍被广泛应用。 ...
文章/文档 西安电子科技大学数字通信课件
西安电子科技大学数字通信课件,包括信道编码,扩频通信,同步,通信网等内容,希望对大家有用
其他书籍 对射频设计者来说
对射频设计者来说,高速的信号处理器加上高性能的数模/模数转换器的进步,使得将更高的中频数字化成为可能。从而进一步减少了射频(RF)部分,并且在整体上提高了射频(RF)部分的性能。图1-1是一个现代无线数字接收机的功能模块框图。这里,射频的模拟部分被限制在信号前端,而几乎全部的基带和中频(IF)处理都是数字实现 ...
VHDL/FPGA/Verilog 频率计VHDL编程。设计一个4位数字显示的十进制频率计
频率计VHDL编程。设计一个4位数字显示的十进制频率计,其测量范围为1MHz,测量值通过4个数码管显示以8421BCD码形式输出,可通过开关实现量程控制,量程分10kHz、100kHz、1MHz三档(最大读数分别为9.999kHz、99.99kHz、999.9kHz);
当输入信号的频率大于相应量程时,有溢出显示。 ...
VHDL/FPGA/Verilog 数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成 果的可修改性和可移植性都较差。基于VHDL 的数控分频器设计,整个过程简单、快捷,极易修改,可移植性
数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成
果的可修改性和可移植性都较差。基于VHDL 的数控分频器设计,整个过程简单、快捷,极易修改,可移植性强。他可利用
并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、乐器等数字电子系统中。 ...
文件格式 简易无线电遥控系统利用高频载频信号将调制信号经由发射端天线送出
简易无线电遥控系统利用高频载频信号将调制信号经由发射端天线送出,在接收端经接收天线接收,再经过解调和解码恢复原信号用来控制发光二极管的亮灭。
系统设计方案 本文的电子密码锁利用数字逻辑电路
本文的电子密码锁利用数字逻辑电路,实现对门的电子控制,并且有各种附加电路保证电路能够安全工作,有极高的安全系数。