搜索结果
找到约 21,147 项符合
数字电路 的查询结果
按分类筛选
- 全部分类
- 学术论文 (341)
- 技术资料 (271)
- 单片机编程 (139)
- VIP专区 (105)
- 技术书籍 (90)
- 单片机开发 (79)
- 模拟电子 (72)
- VHDL/FPGA/Verilog (70)
- 其他书籍 (63)
- 其他 (47)
- 可编程逻辑 (39)
- 电子书籍 (39)
- 嵌入式/单片机编程 (31)
- 教程资料 (30)
- 系统设计方案 (24)
- 电源技术 (22)
- PCB相关 (21)
- 电子基础 (18)
- 汇编语言 (13)
- 软件设计/软件工程 (12)
- 测试测量 (11)
- DSP编程 (10)
- 其他 (10)
- 传感与控制 (9)
- 电子书籍 (9)
- 文章/文档 (9)
- EDA相关 (8)
- 开发工具 (8)
- 技术教程 (8)
- 教程 (8)
- 精品软件 (8)
- 文件格式 (7)
- 单片机相关 (7)
- 无线通信 (7)
- 器件手册 (6)
- 设计相关 (6)
- 教程资料 (6)
- 教育系统应用 (6)
- FPGA (5)
- 行业应用文档 (5)
- 其他嵌入式/单片机内容 (5)
- 源码 (5)
- 书籍 (5)
- 手册 (5)
- 实用电子技术 (4)
- 电路图 (4)
- 经验分享 (4)
- 工控技术 (4)
- matlab例程 (4)
- 接口技术 (4)
- 其他文档 (4)
- 电子技术 (4)
- 教材/考试/认证 (3)
- 教程资料 (3)
- 通信网络 (3)
- 通讯编程文档 (3)
- 通讯/手机编程 (3)
- 笔记 (3)
- 应用电路 (2)
- 书籍源码 (2)
- 嵌入式综合 (2)
- ARM (2)
- 实用工具 (2)
- 操作系统开发 (2)
- 人物传记/成功经验 (2)
- 数学计算 (2)
- 仿真技术 (2)
- VHDL/Verilog/EDA源码 (2)
- 论文 (2)
- MAX+plusⅡ (1)
- 测试技术 (1)
- Windows编程 (1)
- IC设计软件 (1)
- 电机控制 (1)
- 资料/手册 (1)
- 机械电子 (1)
- 微处理器开发 (1)
- 邮电通讯系统 (1)
- 软件工程 (1)
- RFID编程 (1)
- 压缩解压 (1)
- 编译器/解释器 (1)
- 认证考试资料 (1)
- 加密解密 (1)
- Delphi/CppBuilder (1)
- Modem编程 (1)
- USB编程 (1)
- 中间件编程 (1)
- 电路设计 (1)
- 电子元器件应用 (1)
- 单片机 (1)
- OrCAD (1)
- 软件 (1)
- 应用设计 (1)
- 电路图 (1)
- 经验 (1)
其他书籍 信号完整性分析.适合于高速电路.数字电路.
信号完整性分析.适合于高速电路.数字电路.
嵌入式/单片机编程 学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。
学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。
其他 学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。
学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。
文件格式 数字电路的八路抢答器的设计
数字电路的八路抢答器的设计,就有基本的各项功能。万陈一个强大过程。
VHDL/FPGA/Verilog 数字电路设计与verilog编程实现
数字电路设计与verilog编程实现,主要实现专用复杂的电路系统。
单片机开发 简单的数字电路设计
简单的数字电路设计,全部由分立的IC实现,实物已经做出过。实现两个四位二进制数相加,和一个四位二进制移位的功能。仿照MCU指令进行设计,有2位二进制操作码,8位输入和5位输出端,内部时钟控制电路。对于了解8位或者16位的MCU指令时序逻辑有点帮助. ...
其他书籍 中国知名通信公司大唐电信FPGACPLD数字电路设计经验分享。
中国知名通信公司大唐电信FPGACPLD数字电路设计经验分享。
VHDL/FPGA/Verilog 《VHDL与数字电路设计》配套光盘,可以实际调用
《VHDL与数字电路设计》配套光盘,可以实际调用
嵌入式/单片机编程 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
VHDL/FPGA/Verilog 这是一个用VHDL语言编写的数字电路程序
这是一个用VHDL语言编写的数字电路程序,仅供学习参考。