搜索结果
找到约 21,256 项符合
数字电路钟 的查询结果
按分类筛选
单片机开发 用51单片机实现数字钟 利用数码管、I/O口实现数字钟的计数功能
用51单片机实现数字钟
利用数码管、I/O口实现数字钟的计数功能,并显示在数码管上
单片机开发 数字时钟 时钟能够显示分、秒; 电路具有可调时功能; 电路具有声音报时功能; 时间能够显示时; 提高时钟准确度。
数字时钟
时钟能够显示分、秒;
电路具有可调时功能;
电路具有声音报时功能;
时间能够显示时;
提高时钟准确度。
单片机开发 SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC
SX-CPLD/FPGA 数字逻辑电路设计实验仪
SX-CPLD/FPGA 数字逻辑电路设计实验仪
产品介绍
1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。
2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。
3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
单片机开发 程序简洁的单片机6位数字钟
程序简洁的单片机6位数字钟,程序简洁的单片机6位数字钟。
VHDL/FPGA/Verilog VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
VHDL/FPGA/Verilog 采用Verilog HDL语言编写的多功能数字钟
采用Verilog HDL语言编写的多功能数字钟,包括四个功能:时间显示与设置、秒表、闹钟、日期显示与设置,源代码对FPGA和CPLD学习者价值很高,
嵌入式/单片机编程 将模拟温度传感器与数字转换接口电路集成在一起
将模拟温度传感器与数字转换接口电路集成在一起,就成为具有数字输出能力的数字温度传感器用ARM嵌入式系统设计
软件设计/软件工程 是基于EDA系统上的一24小时制的数字钟设计
是基于EDA系统上的一24小时制的数字钟设计,利用EDA系统通过Quartus2直接运行。
单片机开发 用AT89C2051单片机制作的数字电容表 包括源代码和仿真电路 直观 适合没有硬件的朋友
用AT89C2051单片机制作的数字电容表 包括源代码和仿真电路 直观 适合没有硬件的朋友