搜索结果

找到约 11,064 项符合 数字有线电视 的查询结果

可编程逻辑 FPGA与ADC数字数据输出的接口

  现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。 ...
https://www.eeworm.com/dl/kbcluoji/39942.html
下载: 154
查看: 1026

可编程逻辑 FPGA数字电子系统设计与开发实例导航

FPGA 数字电子系统设计与开发实例导航 经典FPGA实战应用
https://www.eeworm.com/dl/kbcluoji/39961.html
下载: 58
查看: 1038

可编程逻辑 FPGA实现2FSK数字信号调制解调

基于FPGA的调制和解调的数字信号有多种,包括2ASK、2FSK、2PSK等,文中介绍了2FSK信号的调制与解调,以及该信号的功率谱。最后提供验证结果,证明仿真结果符合要求。
https://www.eeworm.com/dl/kbcluoji/39978.html
下载: 116
查看: 1088

可编程逻辑 基于CPLD的VHDL语言数字钟(含秒表)设计

利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH ...
https://www.eeworm.com/dl/kbcluoji/40186.html
下载: 96
查看: 1030

可编程逻辑 基于FPGA的宽带数字接收机变带宽数字下变频器设计

基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。 ...
https://www.eeworm.com/dl/kbcluoji/40256.html
下载: 84
查看: 1052

可编程逻辑 FPGA数字电子系统设计与开发实例导航(源程序)

FPGA数字电子系统设计与开发实例导航(源程序)        1每个项目都有说明文件,介绍使用方法。
https://www.eeworm.com/dl/kbcluoji/40270.html
下载: 123
查看: 1019

可编程逻辑 数字成形滤波器设计及FPGA实现

本文对数字基带信号脉冲成型滤波的应用、原理及实现进行了研究。首先介绍了数字成型滤波的应用意义并分析了模拟和数字两种硬件实现方法,接着介绍了成形滤波器设计所需要MATLAB软件,以及利用ISE system generator在FPGA上进行滤波器实现的优势。文中给出了成形滤波函数的数学模型,讨论了几种常用成形滤波函数的传输特性以 ...
https://www.eeworm.com/dl/kbcluoji/40310.html
下载: 97
查看: 1033

可编程逻辑 PCB布线设计-模拟和数字布线的异同

PCB布线设计-模拟和数字布线的异同工程领域中的数字设计人员和数字电路板设计专家在不断增加,这反映了行业的发展趋势。尽管对数字设计的重视带来了电子产品的重大发展,但仍然存在,而且还会一直存在一部分与 模拟 或现实环境接口的电路设计。模拟和数字领域的布线策略有一些类似之处,但要获得更好的工程领域中的数字设 ...
https://www.eeworm.com/dl/kbcluoji/40339.html
下载: 110
查看: 1046

可编程逻辑 数字与模拟电路设计技巧

数字与模拟电路设计技巧IC与LSI的功能大幅提升使得高压电路与电力电路除外,几乎所有的电路都是由半导体组件所构成,虽然半导体组件高速、高频化时会有EMI的困扰,不过为了充分发挥半导体组件应有的性能,电路板设计与封装技术仍具有决定性的影响。 模拟与数字技术的融合由于IC与LSI半导体本身的高速化,同时为了使机器达到 ...
https://www.eeworm.com/dl/kbcluoji/40348.html
下载: 105
查看: 1030

可编程逻辑 基于FPGA的数字三相锁相环的优化设计

数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
https://www.eeworm.com/dl/kbcluoji/40355.html
下载: 95
查看: 1060