搜索结果

找到约 53,463 项符合 数字可编程 的查询结果

单片机编程 基于STC12C系列单片机的DS18B20编程

摘要:针对新一代高性能单时钟/机器周期的STC12C系列单片机由于执行速度远高于传统的51单片机而不能直接使用原有单片机程序的问题,采用Keil软件的性能分析器来计算Atmel单片机的执行时间;通过手工计算修改程序段的执行时间,使STC12C系列单片机的执行时间满足数字温度传感器DS18B20的时序 ...
https://www.eeworm.com/dl/502/29469.html
下载: 59
查看: 1030

单片机编程 多通道串行双极性数字发送电路设计

摘要:应用复杂可编程逻辑器件CPLD和微控制器MPU技术,设计了符合俄罗斯OCT18977-79 和PTM1495-75航空数据总线标准的多通道串行双极性数字发送电路。该电路结构简单、使用灵活、可靠性高,可广泛应用于俄制机载设备的检测及仿真试验。关键词:复杂可编程逻辑器;航空数据总线;ARINC429 ...
https://www.eeworm.com/dl/502/29710.html
下载: 55
查看: 1074

DSP编程 数字信号处理选择指南pdf

德州仪器 (TI) 处理器几乎能满足您所能想到的各种应用需求。我们阵营强大的处理器系列拥有各种价位、性能及功耗的产品可供选择,能满足几乎任何数字电子设计的要求。利用 TI 广博的系统专业知识、针对外设设计的全方位支持以及随时可方便获得的全套软件与配套模拟组件,您能够实现无穷无尽的设计方案。德州仪器 2008 年第二 ...
https://www.eeworm.com/dl/516/32035.html
下载: 183
查看: 1097

教程资料 FPGA与ADC数字数据输出的接口

  现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。 ...
https://www.eeworm.com/dl/fpga/doc/32540.html
下载: 96
查看: 1060

教程资料 基于FPGA的全数字锁相环路的设计

介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
https://www.eeworm.com/dl/fpga/doc/32715.html
下载: 40
查看: 1081

传感与控制 AD9670集成数字解调器的8通道超声AFE

AD9670支持医疗超声应用,专门针对低成本、低功耗、小尺寸及易用性而设计。它内置8通道的可变增益放大器(VGA)、低噪声前置放大器(LNA)、具有可编程相位旋转功能的CW谐波抑制I/Q解调器、抗混叠滤波器(AAF)、模数转换器(ADC)以及用于处理数据和降低带宽的数字解调器和抽取器。 ...
https://www.eeworm.com/dl/562/33911.html
下载: 194
查看: 1063

嵌入式综合 LINUX系统分析与高级编程技术

本书介绍Linux环境下的编程方法,内容包括Linux系统命令、 Shell脚本、编程语言(gawk、Perl)、系统内核、安全体系、X Window等,内容丰富、论述全面,涵盖了Linux系统的方方面面。本书附带光盘包括了RedHat Linux系统的最新版本,及安装方法,还包括本书的大量程序代码,极大地方便了读者,为使用和将要使用Linux系统的技术 ...
https://www.eeworm.com/dl/566/35867.html
下载: 75
查看: 1099

可编程逻辑 FPGA与ADC数字数据输出的接口

  现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。 ...
https://www.eeworm.com/dl/kbcluoji/39942.html
下载: 154
查看: 1026

可编程逻辑 基于FPGA的全数字锁相环路的设计

介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
https://www.eeworm.com/dl/kbcluoji/40372.html
下载: 161
查看: 1062

VHDL/FPGA/Verilog 大学vhdl语言实验大全,基于max-plus2平台,内有8-3译码器,8位加法器,数字钟

大学vhdl语言实验大全,基于max-plus2平台,内有8-3译码器,8位加法器,数字钟,数码显示,74ls138,8,4位计数器,d,rs触发器,加法器,交通灯等,此原码基于长江大学可编程器件实验箱,如要运行在其他平台上需要重新定义管脚
https://www.eeworm.com/dl/663/146918.html
下载: 88
查看: 1078