搜索结果

找到约 11,049 项符合 数字压力表 的查询结果

可编程逻辑 基于FPGA的数字稳定校正单元的实现

  为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
https://www.eeworm.com/dl/kbcluoji/39804.html
下载: 177
查看: 1051

可编程逻辑 基于FPGA的FIR数字滤波器算法实现

基于FPGA的FIR数字滤波器算法实现
https://www.eeworm.com/dl/kbcluoji/39818.html
下载: 156
查看: 1046

可编程逻辑 宇闻着Verilog数字系统设计教程word版

宇闻着Verilog数字系统设计教程word版
https://www.eeworm.com/dl/kbcluoji/39830.html
下载: 120
查看: 1057

可编程逻辑 宇闻着Verilog数字系统设计教程word版

宇闻着Verilog数字系统设计教程word版
https://www.eeworm.com/dl/kbcluoji/39833.html
下载: 73
查看: 1041

可编程逻辑 基于LPC2138的AES3数字音频接口设计

     随着数字音频技术的不断发展,数字化音频设备已广泛应用于广播电视节目领域。鉴于专业数字音频设备越来越多地需求,以及专用接收发送设备的复杂性,本设计采用Philips公司的ARM7控制芯片LPC2138结合音响设备专用芯片,设计一个简单的AES/EBU(AES3)数字音频收发系统,实现了专业AES3数字音频的 ...
https://www.eeworm.com/dl/kbcluoji/39848.html
下载: 32
查看: 1035

可编程逻辑 FPGA与ADC数字数据输出的接口

  现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。 ...
https://www.eeworm.com/dl/kbcluoji/39942.html
下载: 154
查看: 1026

可编程逻辑 FPGA数字电子系统设计与开发实例导航

FPGA 数字电子系统设计与开发实例导航 经典FPGA实战应用
https://www.eeworm.com/dl/kbcluoji/39961.html
下载: 58
查看: 1038

可编程逻辑 FPGA实现2FSK数字信号调制解调

基于FPGA的调制和解调的数字信号有多种,包括2ASK、2FSK、2PSK等,文中介绍了2FSK信号的调制与解调,以及该信号的功率谱。最后提供验证结果,证明仿真结果符合要求。
https://www.eeworm.com/dl/kbcluoji/39978.html
下载: 116
查看: 1088

可编程逻辑 基于CPLD的VHDL语言数字钟(含秒表)设计

利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH ...
https://www.eeworm.com/dl/kbcluoji/40186.html
下载: 96
查看: 1030

可编程逻辑 基于FPGA的宽带数字接收机变带宽数字下变频器设计

基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。 ...
https://www.eeworm.com/dl/kbcluoji/40256.html
下载: 84
查看: 1052