搜索结果

找到约 29,322 项符合 控制模块 的查询结果

按分类筛选

显示更多分类

matlab例程 基于MATLAB下SIMULINK自带的模糊控制模块

基于MATLAB下SIMULINK自带的模糊控制模块,实现模糊PID控制算法。
https://www.eeworm.com/dl/665/380763.html
下载: 113
查看: 1054

单片机开发 报警器同步控制模块

报警器同步控制模块,遵循UL464标准。详细资料可联系zhlhailun@yeah.net
https://www.eeworm.com/dl/648/381565.html
下载: 117
查看: 1017

单片机开发 pwm控制模块 使用过很多次

pwm控制模块 使用过很多次
https://www.eeworm.com/dl/648/382145.html
下载: 144
查看: 1017

VHDL/FPGA/Verilog 24位AD PCM1770的VHDL控制模块

24位AD PCM1770的VHDL控制模块,经实践检验可用
https://www.eeworm.com/dl/663/390049.html
下载: 103
查看: 1039

单片机开发 这是我在ISP编程课上独立编写的一个采用模块化+行为描述方式实现的可控脉冲发生器。程序有四个并行模块:减数器&控制模块(用于设置发生脉冲数量并记数

这是我在ISP编程课上独立编写的一个采用模块化+行为描述方式实现的可控脉冲发生器。程序有四个并行模块:减数器&控制模块(用于设置发生脉冲数量并记数,同时产生控制信号)、脉冲发生模块(用于接受控制信号并产生脉冲输出)、脉冲接收模块(用于接收脉冲输出并记录脉冲个数)、显示模块(将接受模块记录到的脉冲总数显示 ...
https://www.eeworm.com/dl/648/394021.html
下载: 89
查看: 1059

VHDL/FPGA/Verilog 采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。

采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。 4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。 5.数据分为8 ...
https://www.eeworm.com/dl/663/405362.html
下载: 156
查看: 1189

系统设计方案 本设计使用ARM2138开发板作为主控制模块

本设计使用ARM2138开发板作为主控制模块,利用简单的外围电路来驱动16*64的点阵LED显示屏。利用ARM本身强大的功能和大容量的内部存储,可以很方便的实现ARM与PC机和SD卡等外围存储设备的数据传输,并能利用软件方便的进行显示内容的多样变化,另一方面点阵显示屏广泛的应用于医院、机场、银行等公共场所,所以本设计具有很 ...
https://www.eeworm.com/dl/678/430934.html
下载: 177
查看: 1020

VHDL/FPGA/Verilog 基于FPGA的A_D转换采样控制模块的设计

基于FPGA的A_D转换采样控制模块的设计
https://www.eeworm.com/dl/663/432083.html
下载: 154
查看: 1093

单片机开发 高频hid电子镇流器 单片机控制模块源程序

高频hid电子镇流器 单片机控制模块源程序
https://www.eeworm.com/dl/648/443000.html
下载: 112
查看: 1020

VHDL/FPGA/Verilog 基于NIOS II 的DE1开发板的VGA 控制器VGA控制模块主要控制VGA模块的开始和其运行的状态

基于NIOS II 的DE1开发板的VGA 控制器VGA控制模块主要控制VGA模块的开始和其运行的状态,需要写一个Avalon 从端口响应CPU的控制信号,继而控制整个模块的运行,
https://www.eeworm.com/dl/663/450745.html
下载: 180
查看: 1051