搜索结果
找到约 56,260 项符合
指针万用表 的查询结果
VHDL/FPGA/Verilog 用VHDL语言实现DDS直接数字频率合成器的设计
用VHDL语言实现DDS直接数字频率合成器的设计,采用正弦RAM表,可实现频率可控的正弦数字信号,编译、仿真通过。
VHDL/FPGA/Verilog 这是在FPGA上实现的数字电压表
这是在FPGA上实现的数字电压表,用VHDL编写的,已通过编译,仿真验证。
系统设计方案 本文首先介绍目前几种常见的自动抄表系统
本文首先介绍目前几种常见的自动抄表系统,分析它们各自的特点,然后重点介绍以太网抄表系统及其控制器的设计与实现。第一章介绍国内外自动抄表技术的发展状况 第二章分析抄表系统的结构,对其上/下层通讯方式进行了详细的描述,比较了不同通讯方式的优缺点 第兰章专门就以太网为通讯方式的抄表系统进行介绍,指出它是一种 ...
Java编程 用JAVA写的航班信息管理系统
用JAVA写的航班信息管理系统,可以做为学习数据结构课程的线性表及排序之用
教育系统应用 用JAVA写的图书管理系统
用JAVA写的图书管理系统,DOS界面,可加,修改、删除图书,使用链表技术,可做学习之用
系统设计方案 送表单数据的方法
送表单数据的方法,有两种方法“get”"post"。GET是将FORM的输入信息作为字符串附加到action所设定的URL后面,中间用”?“隔开,每个表单域之间用”&“隔开,然后把整个字符串传送到服务器端。 使用GET方法所得到的信息不能很多,一般在4000字符左右,而且不能含有非ASCⅡ码字符,并且在浏览器的地址栏中将以明文的形式 ...
数据结构 计数排序是一个非基于比较的线性时间排序算法。它对输入的数据有附加的限制条件: 1、输入的线性表的元素属于有限偏序集S; 2、设输入的线性表的长度为n
计数排序是一个非基于比较的线性时间排序算法。它对输入的数据有附加的限制条件:
1、输入的线性表的元素属于有限偏序集S;
2、设输入的线性表的长度为n,|S|=k(表示集合S中元素的总数目为k),则k=O(n)。
在这两个条件下,计数排序的复杂性为O(n)。
计数排序算法的基本思想是对于给定的输入序列中的每一个元素x, ...
编译器/解释器 用预测分析法实现的语法分析
用预测分析法实现的语法分析,预测分析表要手动生成
编译器/解释器 用SLR分析法实现的语法分析
用SLR分析法实现的语法分析,先用初版.exe生成符号表和token字,然后进行分析,action表程序自动生成