搜索结果
找到约 3,775 项符合
截止频率 的查询结果
按分类筛选
软件设计/软件工程 基于AT89C51+MAX7219的频率计 附带proteus仿真电路图 实际硬件电路测试通过,大家可以
基于AT89C51+MAX7219的频率计 附带proteus仿真电路图 实际硬件电路测试通过,大家可以
其他嵌入式/单片机内容 利用VHDL语言写的0到100MHZ频率计
利用VHDL语言写的0到100MHZ频率计,只通过仿真,未在实验台验证,仅供参考
嵌入式/单片机编程 国外自制频率计,很全,有原理图,有源代码,有说明.
国外自制频率计,很全,有原理图,有源代码,有说明.
单片机开发 简易数字频率计题解.( 1997年 B 题 ) 编写与讲解人:田良(东南大学无线电系,2003年3月12日) 一)任务 设计并制作一台数字显示的简易频率计。 (二)要求 1.基本要求
简易数字频率计题解.( 1997年 B 题 )
编写与讲解人:田良(东南大学无线电系,2003年3月12日)
一)任务
设计并制作一台数字显示的简易频率计。
(二)要求
1.基本要求
(1)频率测量
a.测量范围 信号:方波、正弦波
幅度:0.5V~5V[注]
频率:1Hz~1MHz
b.测试误差≤0.1%
(2)周期测量
a.测量范围 信号:方波、正弦波
...
其他 基于AT89C52的频率计,希望大家有用
基于AT89C52的频率计,希望大家有用
微处理器开发 利用DSP2812发出频率为7500Hz的方波
利用DSP2812发出频率为7500Hz的方波
汇编语言 频率计-6bit-lcd1602.asm
频率计-6bit-lcd1602.asm
VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
单片机开发 通过气压传感苦尽芯片MPX4105和电压/频率转换芯片LM331实现了基于51单片机的数字气压计
通过气压传感苦尽芯片MPX4105和电压/频率转换芯片LM331实现了基于51单片机的数字气压计