搜索结果
找到约 3,884 项符合
性价优势 的查询结果
matlab例程 利用计算机编程实现加性干扰信号的维纳滤波。将计算机模拟实验结果与理论分析结果相比较
利用计算机编程实现加性干扰信号的维纳滤波。将计算机模拟实验结果与理论分析结果相比较,分析影响维纳滤波效果的各种因素,从而加深对维纳滤波的理解。
人工智能/神经网络 一篇关于SCM的综述性文章
一篇关于SCM的综述性文章,SCM是一种比SVM分类性能更优秀的分类器。以后还会上传几篇有关SCM的文章
Delphi/CppBuilder 书的内容: 第一章 面向对象编程 1.1 什么是对象 1.2 修改元件名称 1.3 对象作用域问题 1.4 类成员的可见性 1.5 对象的相互赋至 1.6 自己创建一个对象 1.7 V
书的内容:
第一章 面向对象编程
1.1 什么是对象
1.2 修改元件名称
1.3 对象作用域问题
1.4 类成员的可见性
1.5 对象的相互赋至
1.6 自己创建一个对象
1.7 VCL的结构
1.8 TObjiect
1.9 TPersistent
1.10 TComponet
1.11 TComponent
1.11 TControl
1.12 TWinControl
1.13 TGraphicControl
1.14 TCustom Control
第二章 组件 ...
其他书籍 学习使用新的方式配置STK5.0 的外观。你将利用新版本的优势依照个人 喜好来移动窗口
学习使用新的方式配置STK5.0 的外观。你将利用新版本的优势依照个人
喜好来移动窗口,工具栏和菜单。我们也会探索贯穿于用户界面的细微改进,这些改进能为用
户节省时间并提高工作效率
电子书籍 PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為: 為確保產品之製造性, R&D在設計階段必須遵循Layout相關規範, 以利製造單位能順利生產, 確保產品良率
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為:
為確保產品之製造性, R&D在設計階段必須遵循Layout相關規範, 以利製造單位能順利生產, 確保產品良率, 降低因設計而重工之浪費.
文章/文档 《限失真视频编码技术的研究和算法优化(综述性论文)》.pdf
《限失真视频编码技术的研究和算法优化(综述性论文)》.pdf
VHDL/FPGA/Verilog LVDS技术: 低電壓差分訊號(LVDS)在對訊號完整性、低抖動及共模特性要求較高的系統中得到了廣泛的應用。本文針對LVDS與其他幾種介面標準之間的連接
LVDS技术:
低電壓差分訊號(LVDS)在對訊號完整性、低抖動及共模特性要求較高的系統中得到了廣泛的應用。本文針對LVDS與其他幾種介面標準之間的連接,對幾種典型的LVDS介面電路進行了討論
Applet 利用多态性编程
利用多态性编程,创建一个square类,实现求三角形、正方形和圆形面积。方法
//抽象出一个共享的类,定义一个函数求面积的公共界面。再重新定义各面积的求面积
//函数,在主类中创建不同类的对象,并求不同形状的面积
单片机开发 非移失性x9241与89c2051的接口电路与编程
非移失性x9241与89c2051的接口电路与编程
matlab例程 BPSK 检测其在加性高斯白噪声信道中的性能 it is useful for you!
BPSK 检测其在加性高斯白噪声信道中的性能 it is useful for you!