搜索结果

找到约 4,571 项符合 异频切换 的查询结果

教程资料 工程中使用的一段资源管理vhdl程序,有简单的分频代码

工程中使用的一段资源管理vhdl程序,有简单的分频代码等,希望能给你帮助
https://www.eeworm.com/dl/Protel/doc/17728.html
下载: 100
查看: 1148

教程资料 基于FPGA的分频器

基于FPGA的分频器,可以根据更改参数,实现不同倍数的分频.
https://www.eeworm.com/dl/fpga/doc/17917.html
下载: 70
查看: 1104

教程资料 FPGA设计分频器的多个源代码实例

fredivn.vhd 偶数分频\r\nfredivn1.vhd 奇数分频\r\nfrediv16.vhd 16分频\r\nPULSE.vhd 数控分频器
https://www.eeworm.com/dl/fpga/doc/17946.html
下载: 87
查看: 1159

教程资料 FPGA分频 控制4个LED连续闪烁 形成累加的效果

FPGA分频 控制4个LED连续闪烁 形成累加的效果
https://www.eeworm.com/dl/fpga/doc/18263.html
下载: 80
查看: 1137

教程资料 8 通道压频转换

 描述了一个8 通道压频转换( ) 数据采集器的硬件设计和实现过程. 该数据采集 \r\n V FC \r\n\r\n程序 原理
https://www.eeworm.com/dl/fpga/doc/18284.html
下载: 42
查看: 1072

教程资料 FPGA输出数据的时频域分析GUI界面

FPGA输出数据的时频域分析GUI界面,\r\n可观察信号的时域频域波形,星座图眼图等特性
https://www.eeworm.com/dl/fpga/doc/18384.html
下载: 97
查看: 1057

教程资料 Verilog实现的DDS正弦信号发生器和测频测相模块

Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
https://www.eeworm.com/dl/fpga/doc/18425.html
下载: 52
查看: 1147

教程资料 基于DSP+FPGA的扩频接收机快捕技术

基于DSP+FPGA的扩频接收机快捕技术,一片技术文章
https://www.eeworm.com/dl/fpga/doc/18439.html
下载: 184
查看: 1097

教程资料 用Verilog实现基于FPGA的通用分频器

用Verilog实现基于FPGA的通用分频器
https://www.eeworm.com/dl/fpga/doc/18476.html
下载: 65
查看: 1098

教程资料 分频器 FPGA程序设计 二分频

分频器 FPGA程序设计 二分频 对硬件设计有很大用处\r\n
https://www.eeworm.com/dl/fpga/doc/18501.html
下载: 191
查看: 1115