搜索结果
找到约 23,251 项符合
并行进位 的查询结果
按分类筛选
matlab例程 针对双基阵提供的有偏方位角量测信息,对双基阵纯方位目标可观测性的必要条件及其Cramer-Rao下限 进行了理论推导.在此基础上,采用一种新的辅助变量方法对双基阵纯方位跟踪性能进行改进,并在可观测条
针对双基阵提供的有偏方位角量测信息,对双基阵纯方位目标可观测性的必要条件及其Cramer-Rao下限
进行了理论推导.在此基础上,采用一种新的辅助变量方法对双基阵纯方位跟踪性能进行改进,并在可观测条件下对
目标进行了蒙特卡洛仿真实验.实验结果表明,新的辅助变量方法可以使参数估计精度大大提高,并且上述理论对制
定实际的跟 ...
单片机开发 遥控解码子程序 包含ir_decode.h 需在主程序中设置T2CON = 0x0d //T2工作在16位捕获方式并开始计时 需要几个全局变量
遥控解码子程序
包含ir_decode.h
需在主程序中设置T2CON = 0x0d //T2工作在16位捕获方式并开始计时
需要几个全局变量
VHDL/FPGA/Verilog 简述了V HDL 语言的功能及其特点,并以 8 位串行数字锁设计为例,介绍了在Max + plus Ⅱ10. 2 开发软件下,利用V HDL 硬件描述语言设 计数字逻辑电路的过程和方法。并设计了密
简述了V HDL 语言的功能及其特点,并以
8 位串行数字锁设计为例,介绍了在Max + plus Ⅱ10. 2 开发软件下,利用V HDL 硬件描述语言设
计数字逻辑电路的过程和方法。并设计了密码锁
单片机开发 此程序是I2C操作平台(主方式的软件平台)的底层的C子程序,如发送数据 及接收数据,应答位发送,并提供了几个直接面对器件的操作函数
此程序是I2C操作平台(主方式的软件平台)的底层的C子程序,如发送数据
及接收数据,应答位发送,并提供了几个直接面对器件的操作函数,它很方便的
与用户程序连接并扩展
单片机开发 利用74HC164串口转并口驱动2位数码管
利用74HC164串口转并口驱动2位数码管
VHDL/FPGA/Verilog 基于北京革新公司出品的EDA实验工具箱的数模转换程序。该程序将输入的5V信号从01至FF量化并通过2位数码管进行显示。量化精度为0.1v。编译环境为quartusll.5.1版本。fpga芯片为EP1
基于北京革新公司出品的EDA实验工具箱的数模转换程序。该程序将输入的5V信号从01至FF量化并通过2位数码管进行显示。量化精度为0.1v。编译环境为quartusll.5.1版本。fpga芯片为EP18CQ240C6
单片机开发 液晶 LCM 1602 的四位并口驱动源程序
液晶 LCM 1602 的四位并口驱动源程序
VHDL/FPGA/Verilog 控制模块是频率计的核心所在,具有如下所述功能: 对输入数据判断并输出档位信号; ——10KHZ最高位为1010
控制模块是频率计的核心所在,具有如下所述功能:
对输入数据判断并输出档位信号;
——10KHZ最高位为1010,换高档,最低位为0000,小数点不亮,表无信号;
——100KHZ最高位为1010,换高档,最高位为0000,换低档测试;
——1MHZ、10MHZ同100KHZ测试档。
针对不同的档位输出不同的时基信号;
——100ms时基信号,用于10KHZ ...
汇编语言 计算二位无符号数平方的程序,将用户从键盘输入的十进制数转换成为十六进制数并显示。对键盘输入的两个字符串进行比较
计算二位无符号数平方的程序,将用户从键盘输入的十进制数转换成为十六进制数并显示。对键盘输入的两个字符串进行比较,输入的字符串长度不超过80。
VHDL/FPGA/Verilog 实现6位数据宽度的并串转换
实现6位数据宽度的并串转换,编译和仿真完美实现,编程环境Quartus.