搜索结果
找到约 18,323 项符合
帧同步器 的查询结果
按分类筛选
通讯编程文档 超宽带(UWB)系统的盲同步仿真程序
超宽带(UWB)系统的盲同步仿真程序,精度在一个帧,最后可以得出盲同步的MSE。不足之处请多多指教。附MSE-SNR图一张。
汇编语言 X1205 是一个带有时钟 振荡器用一个外部的 这样除去了外部的离散元件和一个调整电容 实时时钟用分别的时 存器日历可正确通过2099 年 强大的双报警功能 每个星期二或三月21日上午5:
X1205 是一个带有时钟
振荡器用一个外部的
这样除去了外部的离散元件和一个调整电容
实时时钟用分别的时
存器日历可正确通过2099 年
强大的双报警功能
每个星期二或三月21日上午5:23均可
件的中断IRQ 管脚
该器件提供一个备份电源输入脚V
整个X1205器件的工作电压范围为2.7 V至5.5V 电
到1.8V(待机模式)
引脚排列图
串行 ...
通讯编程文档 锁相回路可视为一个输出相位和输入相位的回授系统用以同步输入参考讯号和回授后输出信号。并让其操作同样的频率。如(图一)所示
锁相回路可视为一个输出相位和输入相位的回授系统用以同步输入参考讯号和回授后输出信号。并让其操作同样的频率。如(图一)所示,简单锁相回路[3,4]是由三个电路构成,分别为相位侦测器(Phase Detector)、回路滤波器(Loop Filter)、压控荡器(VCO) ...
系统设计方案 基于RSS的新闻阅读器 什么是RSS?比较普遍的说法有两种
基于RSS的新闻阅读器
什么是RSS?比较普遍的说法有两种,一种是“Rich Site Summary”或“RDF Site Summary”,另一种是“Really Simple Syndication”,中文分别称作“丰富站点摘要”,“RDF站点摘要”和“简易信息聚合”。RSS是某一站点用来和其它站点之间共享和同步信息内容的一种简易方式。网络用户只要使用支持RSS的新 ...
中间件编程 基于VHDL语言的HDB3码编译码器的设计 HDB3 码的全称是三阶高密度双极性码
基于VHDL语言的HDB3码编译码器的设计
HDB3 码的全称是三阶高密度双极性码,它是数字基带传输中的一种重要码型,具有频谱中无直流分量、能量集中、提取位同步信息方便等优点。HDB3 码是在AMI码(极性交替转换码)的基础上发展起来的,解决了AMI码在连0码过多时同步提取困难的问题 ...
其他书籍 dsp的串行外设接口SPI SPI是一个高速同步串行输入/输出端口,传送速率可编 程
dsp的串行外设接口SPI
SPI是一个高速同步串行输入/输出端口,传送速率可编
程,应用:外部移位寄存器、D/A转换器、A/D转换器、
串行EEPROM、LED显示驱动器等外部设备进行扩展。
matlab例程 AC-DC-AC双pwm逆变器的Matlab/Simulink仿真源程序。包括两个电路:一个是50Hz三相 AC(PWM整流)->DC->50Hz三相AC(PWM逆变),驱动三相对称电阻负
AC-DC-AC双pwm逆变器的Matlab/Simulink仿真源程序。包括两个电路:一个是50Hz三相 AC(PWM整流)->DC->50Hz三相AC(PWM逆变),驱动三相对称电阻负载;一个是60Hz 三相AC(全波整流)->DC->50Hz三相AC(PWM逆变),驱动一个永磁同步电动机。(本源码基于王军(xiaohongchen@163.com)上载的double_pwm_inverter.mdl改进而来,适用于m ...
VHDL/FPGA/Verilog PS/2通讯协议是一种双向同步串行通讯协议。通讯的两端通过Clock(时钟脚)同步
PS/2通讯协议是一种双向同步串行通讯协议。通讯的两端通过Clock(时钟脚)同步,并通过Data(数据脚)交换数据。任何一方如果想抑制另外一方通讯时,只需要把Clock(时钟脚)拉到低电平。一般两设备间传输数据的最大时钟频率是33kHz,大多数PS/2设备工作在10~20kHz。推荐值在15kHz ...
VHDL/FPGA/Verilog 计数器 锁存器 12位寄存器 带load
计数器
锁存器
12位寄存器
带load,clr等功能的寄存器
双向脚(clocked bidirectional pin)
一个简单的状态机
一个同步状态机
用状态机设计的交通灯控制器
数据接口
一个简单的UART
测试向量(Test Bench)举例:
加法器源程序 相应加法器的测试向量test bench) ...