搜索结果
找到约 23,064 项符合
工频陷波器 的查询结果
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
matlab例程 本程序为应用小波变换进行信号压缩。由于本程序涉及到了小波变换的函数
本程序为应用小波变换进行信号压缩。由于本程序涉及到了小波变换的函数,因此可能涉及到一些时频分析工具箱的函数。程序中应用db3小波进行3层分解,选用全局阈值进行阈值处理,即对各高频系数使用同一个阈值,进行阈值处理。 ...
通讯编程文档 用nRF2401实现的高速无线测量系统.nRF2401是单片射频收发芯片
用nRF2401实现的高速无线测量系统.nRF2401是单片射频收发芯片,工作于2.4~2.5GHz ISM频段,芯片内置频率合成器、功率放大器、晶体振荡器和调制器等功能模块,输出功率和通信频道可通过程序进行配置。
汇编语言 实验箱中以可编程通用异步、同步收发器8251为基础
实验箱中以可编程通用异步、同步收发器8251为基础,设计有串行接口电路。采用零调制方式连接两台实验箱的串行接口,开发异步全双工通讯程序。
单片机开发 低频频率计 实例目的:学习定时器、计数器、中断应用 说明:选用24MHz的晶体
低频频率计
实例目的:学习定时器、计数器、中断应用
说明:选用24MHz的晶体,主频可达2MHz。用T1产生100us的时标,T0作信号脉冲计数器。假设晶体频率没有误差,而且稳定不变(实际上可达万分之一);被测信号是周期性矩形波(正负脉冲宽度都不能小于0.5us),频率小于1MHz,大于1Hz。要求测量时标1S,测量精度为0.1%。 ...
VHDL/FPGA/Verilog FPGA 实现基于ISA接口的3路编码器计数
FPGA 实现基于ISA接口的3路编码器计数,和3路PWM/DA输出
编码器计数包括倍频、鉴相
PWM实现12位分辨率
汇编语言 编程将8253计数器0
编程将8253计数器0,计数器1的工作方式设定为方式2,用作分频器,定时器2工作在方式3,方波;定时器0的输出作为定时器1的输入,定时器1的输出作为定时器2的输入,定时器2的输出接在LED上,运行后可观察到该LED灯在不停的闪烁。 ...
VHDL/FPGA/Verilog 本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统
本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。 ...
单片机开发 针对非固定的电动机转速测量问题进行探讨。电动机采用在轴端或轴面粘贴反光纸的方法
针对非固定的电动机转速测量问题进行探讨。电动机采用在轴端或轴面粘贴反光纸的方法,每转一周可产生一个脉冲,我们将检测每个脉冲的周期通过微处理器倍频后变成占空比为50%的标准方波信号,这样不仅大大提高了脉冲信号的稳定性,而且其检测精度可由倍频器的倍频倍数来决定。而本文主要是对脉冲信号的倍频精度与稳定度进行 ...