搜索结果

找到约 23,624 项符合 小数分频器 的查询结果

其他 该程序实现跑马灯效果,跑马灯共4个状态循环显示

该程序实现跑马灯效果,跑马灯共4个状态循环显示,本程序只使用了4个LED显示,可改变程序中的输出位数,增加显示位数。 INT_DIV 模块用于对主频进行分频,该实验中采用主频为50MHz的频率,进过分频产生5Hz的频率,以便在实验板上显示。(如果不分频直接用于实验板,LED将显示一直是亮的。) LED 模块用于产生4种不同的状态进 ...
https://www.eeworm.com/dl/534/317739.html
下载: 48
查看: 1569

其他 该程序实现一个频率计

该程序实现一个频率计,测量范围:1-49999999赫兹,用8为数码管扫描显示出被测信号的频率。 INT_DIV模块用于对系统的频率进行分频,此模块的输出信号为被测信号的频率,可以自己设定分频系数,验证频率计的功能,实际应用中,可去掉此模块,直接把待测信号加到CLKCIN端即可。 MYPINLVJI模块是实现频率计的主程序,对系统时 ...
https://www.eeworm.com/dl/534/318799.html
下载: 69
查看: 1021

VHDL/FPGA/Verilog 用FPGA实现了RS232异步串行通信

用FPGA实现了RS232异步串行通信,所用语言是VHDL,另外本人还有Verilog的欢迎交流学习,根据RS232 异步串行通信来的帧格式,在FPGA发送模块中采用的每一帧格式为:1位开始位+8位数据位+1位奇校验位+1位停止位,波特率为2400。由设置的波特率可以算出分频系数,具体算法为分频系数X=CLK/(BOUND*2)。 ...
https://www.eeworm.com/dl/663/320336.html
下载: 58
查看: 1034

汇编语言 Intel8253应用——发声控制 Intel8253通道工作过程是:按本通道中给定的初值n

Intel8253应用——发声控制 Intel8253通道工作过程是:按本通道中给定的初值n,对输入时钟信号频率f进行n分频,输出频率为F的分频信号,即F=f/n. 从而在通道输出引线周围产生一种与频率F波形对应的电磁波,若用此电磁波控制一扬声器,则可听到与该电磁波对应的声音。 ...
https://www.eeworm.com/dl/644/327474.html
下载: 120
查看: 1022

并行计算 主从模式粗粒级并行算法C程序:这是我以前研究生期间编写的叠前地震成像C源码

主从模式粗粒级并行算法C程序:这是我以前研究生期间编写的叠前地震成像C源码,通过调用mpi库函数实现分频并行计算,为了实现负载均衡,采用了主从模式,由主节点负责任务的分发。 若需进一步了解,可通过版主与我联系讨论。 ...
https://www.eeworm.com/dl/694/338280.html
下载: 101
查看: 1185

单片机开发 针对非固定的电动机转速测量问题进行探讨。电动机采用在轴端或轴面粘贴反光纸的方法

针对非固定的电动机转速测量问题进行探讨。电动机采用在轴端或轴面粘贴反光纸的方法,每转一周可产生一个脉冲,我们将检测每个脉冲的周期通过微处理器倍频后变成占空比为50%的标准方波信号,这样不仅大大提高了脉冲信号的稳定性,而且其检测精度可由倍频器的倍频倍数来决定。而本文主要是对脉冲信号的倍频精度与稳定度进行 ...
https://www.eeworm.com/dl/648/339788.html
下载: 173
查看: 1085

VHDL/FPGA/Verilog 基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码

基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
https://www.eeworm.com/dl/663/342528.html
下载: 113
查看: 1099

其他 本实验完成发光二极管的循环点亮实验

本实验完成发光二极管的循环点亮实验,由于输入晶振为20M,分频得到count1信号,故每间隔约1S彩灯循环移位一次。 也可以外接32768hz的晶振经4060分频后的1HZclk输入,自己可以尝试改变实验,加以练习。 现象:可以看到流水灯
https://www.eeworm.com/dl/534/349499.html
下载: 155
查看: 1155

单片机开发 利用两个数码管

利用两个数码管,模拟对时钟信号分频后技术功能,理解数码管的动态显示 其中程序中有动态扫描进程;译码进程;数字技术进程三个进程,也可以实现分块实现
https://www.eeworm.com/dl/648/349503.html
下载: 193
查看: 1024

VHDL/FPGA/Verilog 用VHDL实现2

用VHDL实现2,4,8分频设计,经编译,波形仿真成功
https://www.eeworm.com/dl/663/356348.html
下载: 127
查看: 1015