搜索结果

找到约 23,624 项符合 小数分频器 的查询结果

其他 EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准

EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒, 可发挥部分:使闹钟具有可整点报时与定时闹钟的功 ...
https://www.eeworm.com/dl/534/180793.html
下载: 110
查看: 1055

VHDL/FPGA/Verilog 在数字电路中

在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。 ...
https://www.eeworm.com/dl/663/188453.html
下载: 114
查看: 1022

其他 数字系统设计实例.pdf,VHDL语言实现

数字系统设计实例.pdf,VHDL语言实现,7.1 半整数分频器的设计7.2 音乐发生器7.3 2FSK/2PSK信号产生器7.4 实用多功能电子表7.5 交通灯控制器 7.6 数字频率计.值得一看。
https://www.eeworm.com/dl/534/190806.html
下载: 166
查看: 1121

系统设计方案 fpga cpld 常见模块设计

fpga cpld 常见模块设计,包括基于fpga 的全数字锁向环,基于fpga cpld 的半整数分频器的设计等,很有用
https://www.eeworm.com/dl/678/207836.html
下载: 50
查看: 1069

RFID编程 数字锁相环实现源码

数字锁相环实现源码,有很大的参考价值。 由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成.
https://www.eeworm.com/dl/697/248679.html
下载: 122
查看: 1035

VHDL/FPGA/Verilog 利用verilog语言

利用verilog语言,设计分频器,很不错的参考资料
https://www.eeworm.com/dl/663/305112.html
下载: 117
查看: 1019

通讯/手机编程 2MHz的数据时钟恢复电路

2MHz的数据时钟恢复电路,包括鉴相器、分频器及滤波器
https://www.eeworm.com/dl/527/312182.html
下载: 67
查看: 1020

VHDL/FPGA/Verilog 四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数

四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的时序发生器、分频器、指令计数器等都要使用计数器。
https://www.eeworm.com/dl/663/320953.html
下载: 118
查看: 1061

汇编语言 编程将8253计数器0

编程将8253计数器0,计数器1的工作方式设定为方式2,用作分频器,定时器2工作在方式3,方波;定时器0的输出作为定时器1的输入,定时器1的输出作为定时器2的输入,定时器2的输出接在LED上,运行后可观察到该LED灯在不停的闪烁。 ...
https://www.eeworm.com/dl/644/338086.html
下载: 65
查看: 1020

单片机开发 、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模

、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模/数转换,并用LED显示出来,我们可以看到转换结果 会随模拟量的变化而变化,从而以让我们了解片内ADC模块的工作情况。 3、本例的软 ...
https://www.eeworm.com/dl/648/339689.html
下载: 28
查看: 1146